特許
J-GLOBAL ID:201103019659019821

デジタル信号処理装置

発明者:
出願人/特許権者:
代理人 (9件): 三好 秀和 ,  三好 保男 ,  岩▲崎▼ 幸邦 ,  栗原 彰 ,  川又 澄雄 ,  中村 友之 ,  伊藤 正和 ,  高橋 俊一 ,  高松 俊雄
公報種別:特許公報
出願番号(国際出願番号):特願平11-234713
公開番号(公開出願番号):特開2001-060942
特許番号:特許第3551096号
出願日: 1999年08月20日
公開日(公表日): 2001年03月06日
請求項(抜粋):
【請求項1】同期信号であるワードシンクと、前記ワードシンクの切り替えタイミングに同期して送信され且つ複数のビットからなるビットデジタルデータを複数連ねたデジタル信号とを組にし、この組を複数組受信して各組の前記デジタル信号をそれぞれ信号処理するデジタル信号処理装置において、各組の前記デジタル信号の伝送ビットレートより十分高い周波数の基準クロックを発生する一つの基準クロック発生手段と、各組の前記ワードシンクと、前記基準クロックとが各組ごとに入力され、前記ワードシンクの期間中に前記基準クロックを前記ビットデジタルデータのビット数に応じて分周して読み取りクロックを各組ごとに生成すると共に、前記ワードシンクの切り替えタイミングごとにリセットされる各組の読み取りクロック生成手段と、前記ワードシンクの期間中に前記読み取りクロックにより前記デジタル信号中から前記ビットデジタルデータを各組ごとに読み取る各組の受信信号処理手段とを備えたことを特徴とするデジタル信号処理装置。
IPC (2件):
H04L 7/033 ,  H03L 7/00
FI (2件):
H04L 7/02 B ,  H03L 7/00 B
引用特許:
審査官引用 (2件)

前のページに戻る