特許
J-GLOBAL ID:201103033423716206

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 机 昌彦 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願2000-091648
公開番号(公開出願番号):特開2001-285040
特許番号:特許第3415554号
出願日: 2000年03月29日
公開日(公表日): 2001年10月12日
請求項(抜粋):
【請求項1】 入力信号を受けて前記入力信号の反転信号を出力する第1の反転回路と、前記第1の反転回路の出力を受け、所定の時定数を形成する時定数形成手段を具備し、前記時定数に対応した遅延時間を有する遅延付加部と、前記遅延付加部の出力を受け、そのしきい値が可変である第2の反転回路と、前記時定数形成手段の製造条件および動作環境条件に対応して、前記第2の反転回路の立ち下がり応答の第1の遅延時間を前記第2の反転回路の第1のしきい値で制御し、前記第2の反転回路の立ち上がり応答の第2の遅延時間を前記第2の反転回路の第2のしきい値で制御するよう前記第1および第2のしきい値を調整するしきい値調整部とを備え、前記しきい値調整部は、ダイオード接続した第1のトランジスタと第2の抵抗の一端とを第1の接点で接続し、ダイオード接続した第2のトランジスタと前記第2の抵抗の他端とを第2の接点で接続し、前記第1のしきい値を前記第1の接点で発生し、前記第2のしきい値を前記第2の接点で発生することを特徴とする半導体集積回路。
IPC (1件):
H03K 5/13
FI (1件):
H03K 5/13
引用特許:
出願人引用 (2件)
  • 遅延回路
    公報種別:公開公報   出願番号:特願平6-225902   出願人:日本モトローラ株式会社
  • 特開昭56-057354
審査官引用 (2件)
  • 遅延回路
    公報種別:公開公報   出願番号:特願平6-225902   出願人:日本モトローラ株式会社
  • 特開昭56-057354

前のページに戻る