特許
J-GLOBAL ID:201103033721947946

並列演算及び並列メモリーアクセスのためのスケーラブルなインターコネクト構造

発明者:
出願人/特許権者:
代理人 (1件): 大島 陽一
公報種別:特許公報
出願番号(国際出願番号):特願2002-536883
特許番号:特許第4128447号
出願日: 2001年10月19日
請求項(抜粋):
【請求項1】 並列データ処理装置であって、 複数の位置を通信可能に相互接続するインターコネクト構造(100)と、 前記インターコネクト構造に接続され、前記インターコネクト構造を介して、位置としてアクセス可能な1つ又は複数の動的プロセッサ・イン・メモリー式ロジックモジュール(DPIM)記憶要素(114)であって、前記DPIM記憶要素は、記憶要素Wを位置Lに含み、前記記憶要素Wは、対をなす同期された先入れ先出し(FIFO)記憶リング(304)に接続された複数の記憶部分を有する、該DPIM記憶要素(114)と、 前記インターコネクト構造に接続され、前記インターコネクト構造の位置としてアクセス可能な複数の演算ユニット(126)とを有し、 前記複数の演算ユニットが、前記インターコネクト構造を介して、前記1つ又は複数の記憶要素のデータにアクセスし、前記演算ユニットが、演算ユニットC1及び演算ユニットC2を含み、前記演算ユニットC1及びC2が、前記記憶要素Wの異なる前記記憶部分から同時に読み取り、前記記憶要素Wの前記記憶部分のデータ内容を異なるターゲット位置に転送することを特徴とする装置。
IPC (1件):
G06F 15/177 ( 200 6.01)
FI (1件):
G06F 15/177 682 H
引用特許:
審査官引用 (2件)
  • リングバッファ装置
    公報種別:公開公報   出願番号:特願平4-166888   出願人:大日本スクリーン製造株式会社
  • 特開昭60-181868

前のページに戻る