特許
J-GLOBAL ID:201103036464496880

平面表示装置

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和
公報種別:特許公報
出願番号(国際出願番号):特願2000-162780
公開番号(公開出願番号):特開2001-343945
特許番号:特許第4612153号
出願日: 2000年05月31日
公開日(公表日): 2001年12月14日
請求項(抜粋):
【請求項1】 互いに交差する複数本の走査線及び複数本の信号線、これらの両線の各交差部に配置されたスイッチ素子、前記スイッチ素子に接続された画素電極を含む第1の基板、前記画素電極と対向する対向電極を含む第2の基板、前記第1の基板と前記第2の基板との間に保持された光変調層を有する表示パネルと、前記信号線にデータ信号を供給する信号線駆動回路と、前記走査線に走査信号を供給する走査線駆動回路と、前記信号線駆動回路と前記走査線駆動回路に所定の信号や電位を供給する外部制御回路とを備えた平面表示装置において、 前記外部制御回路に含まれる電圧源回路は、極性の異なる第1の薄膜トランジスタと第2の薄膜トランジスタが直列に接続され、第1の容量を介して前記信号線駆動回路又は前記走査線駆動回路を駆動する際に利用されるクロック信号を入力する第1入力部が前記第1の薄膜トランジスタ及び前記第2の薄膜トランジスタのゲート電極に接続され、かつ第2の容量を介して前記クロック信号の反転クロック信号を入力する第2入力部が、前記第1の薄膜トランジスタのドレイン電極と前記第2の薄膜トランジスタのソース電極とが接続された中間接続点に接続され、電源電圧が前記第1の薄膜トランジスタのソース電極に接続され、前記電圧源回路の出力部を前記第2の薄膜トランジスタのドレイン電極とするように構成され、 前記電圧源回路を前記第1の基板上に配置するとともに、前記電圧源回路の出力部とグランドとの間の容量、並びに前記第1の容量及び前記第2の容量を前記第1の基板の外に配置したことを特徴とする平面表示装置。
IPC (7件):
G09G 3/36 ( 200 6.01) ,  G02F 1/133 ( 200 6.01) ,  G02F 1/1345 ( 200 6.01) ,  G09F 9/00 ( 200 6.01) ,  G09G 3/20 ( 200 6.01) ,  H01L 27/04 ( 200 6.01) ,  H01L 21/822 ( 200 6.01)
FI (8件):
G09G 3/36 ,  G02F 1/133 520 ,  G02F 1/133 550 ,  G02F 1/134 ,  G09F 9/00 346 Z ,  G09G 3/20 612 D ,  G09G 3/20 621 M ,  H01L 27/04 B
引用特許:
出願人引用 (7件)
全件表示
審査官引用 (7件)
全件表示

前のページに戻る