特許
J-GLOBAL ID:201103039408361866

マトリックス演算装置及びマトリックス演算機能を有するデジタル信号処理装置

発明者:
出願人/特許権者:
代理人 (3件): 小野 由己男 ,  稲積 朋子 ,  小野 由己男
公報種別:特許公報
出願番号(国際出願番号):特願2000-260459
公開番号(公開出願番号):特開2001-184336
特許番号:特許第3819686号
出願日: 2000年08月30日
公開日(公表日): 2001年07月06日
請求項(抜粋):
【請求項1】デジタル信号処理装置に備えられ、 循環リンクリスト形態のマトリックスデータを含むオペランドデータ及び演算結果データを貯蔵するデータ貯蔵手段と、 前記デジタル信号処理装置で行われる命令語の内容に応じてマトリックス演算に必要な一連の第1オペランドデータのアドレス、一連の第2オペランドデータのアドレス及び一連の演算結果データの貯蔵アドレスを順次に生成するアドレス発生手段と、 前記アドレス発生手段により生成されたアドレスに位置したデータを前記データ貯蔵手段から引出して前記命令語の内容に応じて演算を行う演算手段と、 を含むマトリックス演算装置であり、 前記アドレス発生手段が、 前記循環リンクリスト形態のマトリックスデータのアドレスを貯蔵し、前記命令語の内容に応じて第1マトリックスデータアドレス、第2マトリックスデータアドレス及び演算結果マトリックスデータアドレスを出力するマトリックスアドレス貯蔵手段と、 前記マトリックスアドレス貯蔵手段から第1マトリックスデータアドレスが入力され、前記命令語に応じる一連の第1オペランドデータのアドレスを順次生成するAアドレス生成器と、 前記マトリックスアドレス貯蔵手段から第2マトリックスデータアドレスが入力され、前記命令語に応じる一連の第2オペランドデータのアドレスを順次生成するBアドレス生成器と、 前記マトリックスアドレス貯蔵手段から演算結果マトリックスデータアドレスを入力され、前記命令語に応じる一連の演算結果データの貯蔵アドレスを順次に生成するCアドレス生成器と、 を具備すること、並びに、 前記マトリックスアドレス貯蔵手段が、 前記循環リンクリスト形態のマトリックスデータの開始アドレスを貯蔵するXレジスタ、 前記Xレジスタに貯蔵された開始アドレスからの相対的な値で表された、処理されるべきデータのアドレスを貯蔵するPOSレジスタ、及び、 前記循環リンクリスト形態のマトリックスデータに貯蔵されたデータの数を貯蔵するMAX_POSレジスタ、 から成る多数のマトリックスアドレスレジスタ群を具備すること、 を特徴とするデジタル信号処理装置におけるマトリックス演算装置。
IPC (2件):
G06F 17/16 ( 200 6.01) ,  G06F 9/34 ( 200 6.01)
FI (2件):
G06F 17/16 A ,  G06F 9/34 350 A
引用特許:
審査官引用 (4件)
  • 行列乗算装置
    公報種別:公開公報   出願番号:特願平5-130182   出願人:富士通株式会社
  • 特開昭62-134763
  • 特開昭52-135629
全件表示

前のページに戻る