特許
J-GLOBAL ID:201103052281780720

半導体回路

発明者:
出願人/特許権者:
代理人 (1件): 宮井 暎夫
公報種別:特許公報
出願番号(国際出願番号):特願平11-075609
公開番号(公開出願番号):特開2000-269750
特許番号:特許第3370946号
出願日: 1999年03月19日
公開日(公表日): 2000年09月29日
請求項(抜粋):
【請求項1】 コレクタを回路高電位に接続した第1のnpnトランジスタと、コレクタを回路低電位に接続し、エミッタを前記第1のnpnトランジスタのエミッタに接続した第1のpnpトランジスタと、コレクタを前記回路低電位に接続し、ベースを前記第1のpnpトランジスタのベースに接続した第2のpnpトランジスタと、前記第1のnpnトランジスタのベースにアノードを接続し、前記第2のpnpトランジスタのエミッタにカソードを接続したダイオードと、前記ダイオードのアノードに接続した電流供給手段とを備え、前記第2のpnpトランジスタのベースを入力部とし、前記第1のpnpトランジスタのエミッタを出力部とする低出力インピーダンスの出力回路を具備し、この出力回路の前記入力部に高出力インピーダンスの前段回路が直接接続されている半導体回路。
IPC (3件):
H03F 3/30 ,  H01L 21/8222 ,  H01L 27/082
FI (2件):
H03F 3/30 ,  H01L 27/08 101 B
引用特許:
審査官引用 (1件)
  • 演算増幅回路
    公報種別:公開公報   出願番号:特願平4-273646   出願人:日本電気株式会社

前のページに戻る