特許
J-GLOBAL ID:201103052699237640

レベルシフト回路

発明者:
出願人/特許権者:
代理人 (1件): 篠部 正治
公報種別:特許公報
出願番号(国際出願番号):特願平11-053484
公開番号(公開出願番号):特開2000-252809
特許番号:特許第3635975号
出願日: 1999年03月02日
公開日(公表日): 2000年09月14日
請求項(抜粋):
【請求項1】電位の基準となる電極が共通電位に接続され、この電位基準電極と制御電極との間に導通用信号を入力する期間、電位基準電極と主電極との間が導通状態となる第1,第2の2つの可制御半導体素子と、 一極が共通電位と所定の高電位との間で変動する外部回路の所定の部位に接続され、この二電位間の電圧より低い電圧を持つ直流電源と、 この直流電源の他極に一端を接続され、他端をそれぞれ第1,第2の可制御半導体素子の主電極に接続された第1,第2の2つの負荷抵抗と、 前記直流電源のもとで作動するロジック回路とを備え、 第1,第2の可制御半導体素子の制御電極のそれぞれにタイミングを異にしてパルス状の導通用信号を入力し、このときの可制御半導体素子の前記導通によって前記第1,第2の負荷抵抗に生ずるパルス状の電圧降下を信号として前記ロジック回路に伝えるレベルシフト回路において、 第1,第2の負荷抵抗に同時にパルス状の電圧降下が生じたときは、この電圧降下の信号を前記ロジック回路へ伝えることを防止する信号無効化手段を備えたことを特徴とするレベルシフト回路。
IPC (3件):
H03K 17/56 ,  H03K 17/10 ,  H03K 19/0175
FI (3件):
H03K 17/56 Z ,  H03K 17/10 ,  H03K 19/00 101 A
引用特許:
出願人引用 (1件) 審査官引用 (1件)

前のページに戻る