特許
J-GLOBAL ID:201103055190422995

リブート制御装置

発明者:
出願人/特許権者:
代理人 (1件): 酒井 宏明 (外1名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-030562
公開番号(公開出願番号):特開2000-227907
特許番号:特許第3514651号
出願日: 1999年02月08日
公開日(公表日): 2000年08月15日
請求項(抜粋):
【請求項1】 主計算機と、前記主計算機とバス接続されるとともに被制御機器に接続され、主計算機からのリセット要求信号によってリセットされる副計算機と、前記主計算機と前記副計算機の両方から読み書き可能であり、前記副計算機を動作させたまま前記主計算機をリブート処理する場合に、主計算機自身がリブート処理を行うことを主計算機から前記副計算機へ通知するためのリブート要求情報と、前記リブート処理の許可を副計算機から主計算機に通知するためのリブート許可情報と、前記リブート処理の完了を主計算機から副計算機に通知するためのリブート完了情報と、が書き込まれる2ポートメモリと、前記副計算機をリブート処理の実施対象としないための信号が前記主計算機のリブート処理前に、前記主計算機によって設定されるレジスタと、前記副計算機からのリブート許可情報が2ポートメモリに書き込まれた後に行われる前記主計算機のリブート処理時に、前記主計算機から出力されるリセット要求信号を、前記レジスタに設定された信号に基づいて、無効として前記副計算機に出力する論理回路と、を備え、前記副計算機を動作させたまま前記主計算機をリブート処理することを特徴とするリブート制御装置。
IPC (1件):
G06F 15/177 670
FI (1件):
G06F 15/177 670 A
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る