特許
J-GLOBAL ID:201103058530278788

リセット装置、半導体集積回路装置および半導体記憶装置

発明者:
出願人/特許権者:
代理人 (3件): 山本 秀策 ,  安村 高明 ,  大塩 竹志
公報種別:特許公報
出願番号(国際出願番号):特願2000-297663
公開番号(公開出願番号):特開2002-109883
特許番号:特許第4233205号
出願日: 2000年09月28日
公開日(公表日): 2002年04月12日
請求項(抜粋):
【請求項1】電源の投入時は、第1の電圧にあるノードと、 電圧検出用の強誘電体容量手段を含み、電源電圧の立ち上がりを検出する電圧検出回路と、 初期状態において、該強誘電体容量手段の一方の電極に第1の電圧を印加し、該強誘電体容量手段の他方の電極に第2の電圧を印加し、該第1の電圧と該第2の電圧の電位差によって該強誘電体容量手段の分極状態を決定する初期分極状態設定手段と、 該強誘電体容量手段の分極特性を利用してリセット信号を生成するリセット信号出力手段と、 該リセット信号出力手段からの出力を遅延回路で遅延させて該ノードにリセット解除信号として出力するリセット信号解除手段と、 該ノードの電圧変化を受けて、該リセット信号の解除後に、該強誘電体容量手段の他方の電極に該第2の電圧を印加して、該強誘電体容量手段の分極状態を初期状態に戻す分極状態初期化手段とを有するリセット装置であって、 該リセット信号出力手段は、電源投入時に、該強誘電体容量手段の他方の電極の該第2の電圧を受けて、該リセット信号を出力し、該遅延回路で決定される遅延時間の経過後に、該ノードが該第2の電圧に変化することを受けて、該リセット信号を解除する、リセット装置。
IPC (1件):
G11C 11/41 ( 200 6.01)
FI (1件):
G11C 11/34 W
引用特許:
審査官引用 (2件)

前のページに戻る