特許
J-GLOBAL ID:201103073612628174

警報検出回路

発明者:
出願人/特許権者:
代理人 (1件): 福山 正博
公報種別:特許公報
出願番号(国際出願番号):特願平11-043244
公開番号(公開出願番号):特開2000-244462
特許番号:特許第3984746号
出願日: 1999年02月22日
公開日(公表日): 2000年09月08日
請求項(抜粋):
【請求項1】入力信号データがmビット連続して「1」であるとき警報を検出し、但しmビット中nビット(m>n)の誤りを許容する警報検出回路において、 前期入力信号データ及び入力クロックを受け、前記入力信号データ中の連続する「1」期間中の前記入力クロック数を計数し、前記入力信号データが「0」のとき初期化するカウンタと、 該カウンタの出力側に接続され、各々前記入力信号データの反転信号でイネーブルされ、前記カウンタの計数値又は前段の値を保持する多段のシフトレジスタと、 前記カウンタの計数値及び前記シフトレジスタの各段の出力の総和を演算する加算器と、 該加算器の出力を設定値(m-n)と比較する比較器とを備えることを特徴とする警報検出回路。
IPC (2件):
H04L 1/00 ( 200 6.01) ,  H04L 29/14 ( 200 6.01)
FI (2件):
H04L 1/00 D ,  H04L 13/00 311
引用特許:
出願人引用 (4件)
  • 特開平2-188900
  • AIS検出回路
    公報種別:公開公報   出願番号:特願平7-099089   出願人:富士通株式会社
  • 特開平3-277029
全件表示

前のページに戻る