特許
J-GLOBAL ID:201103076816911621

シーケンス処理装置

発明者:
出願人/特許権者:
代理人 (1件): 山本 秀策
公報種別:特許公報
出願番号(国際出願番号):特願平11-052017
公開番号(公開出願番号):特開2000-250846
特許番号:特許第3838606号
出願日: 1999年02月26日
公開日(公表日): 2000年09月14日
請求項(抜粋):
【請求項1】 CPUに接続されたシーケンス処理装置であって、 バスからパケットを受け取るリンクコア回路と、 前記リンクコア回路から前記パケットを受け取り、前記パケットの内容に応じて制御信号を出力するパケットフィルタ回路と、 前記パケットフィルタ回路からの制御信号に応答して、コマンド処理シーケンスの実行を制御するシーケンス制御回路と、 前記シーケンス制御回路の制御下で、前記リンクコア回路からの前記パケットをコマンド受信バッファに出力するパケット処理回路と を備え、 前記CPUは、前記コマンド受信バッファに格納された前記パケットから読み出されるコマンドを実行し、前記シーケンス制御回路によるコマンド処理シーケンスの実行中には、前記コマンド受信バッファに格納された前記パケットに基づいて、前記コマンド処理シーケンスの実行結果を示すステータス情報のひな型を作成することを特徴とするシーケンス処理装置。
IPC (3件):
G06F 13/12 ( 200 6.01) ,  G06F 13/38 ( 200 6.01) ,  G06F 13/42 ( 200 6.01)
FI (3件):
G06F 13/12 320 D ,  G06F 13/38 350 ,  G06F 13/42 310
引用特許:
出願人引用 (1件) 審査官引用 (1件)

前のページに戻る