特許
J-GLOBAL ID:201103084496400367

オペアンプ回路

発明者:
出願人/特許権者:
代理人 (2件): 恩田 博宣 ,  恩田 誠
公報種別:特許公報
出願番号(国際出願番号):特願2000-142960
公開番号(公開出願番号):特開2001-326547
特許番号:特許第4429475号
出願日: 2000年05月16日
公開日(公表日): 2001年11月22日
請求項(抜粋):
【請求項1】第1及び第2入力電圧をそれぞれ受ける第1の型の第1及び第2トランジスタからなる第1差動対と、 前記第1及び第2入力電圧をそれぞれ受ける第2の型の第3及び第4トランジスタからなる第2差動対と、 前記第1入力電圧により制御される前記第1及び第3トランジスタの出力を受ける第5トランジスタと、 前記第2入力電圧により制御される前記第2及び第4トランジスタの出力を受ける第6トランジスタと、 前記第1差動対に第1バイアス電流を供給する第1電流源と、 前記第2差動対に第2バイアス電流を供給する第2電流源と、 前記第5トランジスタに第3バイアス電流を供給する第3電流源と、 前記第6トランジスタに第4バイアス電流を供給する第4電流源と、 前記第1及び第2入力電圧が入力され、前記第1及び第2バイアス電流の合計値を一定に、かつ第2,第3及び第4バイアス電流の値を同一とするように前記第1乃至第4電流源を制御する制御回路と、 を備えたことを特徴とするオペアンプ回路。
IPC (1件):
H03F 3/45 ( 200 6.01)
FI (1件):
H03F 3/45 A
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る