特許
J-GLOBAL ID:201103087466272010

ディジタルマッチトフィルタ回路

発明者:
出願人/特許権者:
代理人 (1件): 前田 実
公報種別:特許公報
出願番号(国際出願番号):特願平11-085928
公開番号(公開出願番号):特開2000-278182
特許番号:特許第4056171号
出願日: 1999年03月29日
公開日(公表日): 2000年10月06日
請求項(抜粋):
【請求項1】ΡN信号を発生するPN発生器と、 ディジタル受信データを格納するメモリ手段と、 前記メモリ手段に格納されている前記受信データと前記PN信号の排他的論理和演算を行う演算手段と、 前記演算手段の出力をアナログ電流値に変換するDA変換手段と、 前記DA変換手段の出力電流の総和を算出する電流加算手段と、 前記電流加算手段の出力をディジタル信号に変換するAD変換手段とを備え、 アナログ電流の総和を算出することにより受信ディジタル信号とPN信号の相関値を算出し、 前記ディジタル受信データは、信号の極性を示すサインビットと信号の振幅を示す複数の振幅ビットから構成されており、 前記演算手段は、ディジタル受信データのサインビットとPN信号の排他的論理和演算を行い、 前記DA変換手段は、前記演算手段の出力に応じてアナログ電流の出力を選択する手段を備え、 前記演算手段の出力がローレベルの場合には、振幅ビットの逆数に対応するアナログ電流を、また、ハイレベルの場合には振幅ビットに対応する値と振幅ビットの最大値を加算した値との和に対応したアナログ電流を選択して出力するように構成し、 受信ディジタル信号とPN信号の誤差分の総和の逆数を算出することにより相関値を算出する ことを特徴とするディジタルマッチトフィルタ回路。
IPC (2件):
H04B 1/707 ( 200 6.01) ,  H04L 7/00 ( 200 6.01)
FI (2件):
H04J 13/00 D ,  H04L 7/00 C
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る