特許
J-GLOBAL ID:201103097753292222

演算装置および並列演算装置

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:特許公報
出願番号(国際出願番号):特願2001-012524
公開番号(公開出願番号):特開2002-215603
特許番号:特許第3846196号
出願日: 2001年01月19日
公開日(公表日): 2002年08月02日
請求項(抜粋):
【請求項1】 外部からの制御により演算経路を再構成可能な演算装置であって、 制御信号に応じて複数の入力データから所望のデータを選択する第1の選択手段と、 制御信号に応じて複数の入力データから所望のデータを選択する第2の選択手段と、 制御信号に応じて複数の入力データから所望のデータを選択する第3の選択手段と、 上記第1の選択手段の出力信号、および第2の選択手段の出力信号を入力として、制御信号の指示に応じた演算を行う第1の演算手段と、 上記第1の選択手段の出力信号、第2の選択手段、および第3の選択手段の出力信号を入力として、制御信号の指示に応じた演算を行う第2の演算手段と を有する演算装置。
IPC (1件):
G06F 17/10 ( 200 6.01)
FI (1件):
G06F 17/10 S
引用特許:
出願人引用 (5件)
  • プログラマブル機能ブロック
    公報種別:公開公報   出願番号:特願平10-156313   出願人:日本電気株式会社, 技術研究組合新情報処理開発機構
  • 特開昭62-286306
  • 特開昭64-001060
全件表示
審査官引用 (5件)
  • プログラマブル機能ブロック
    公報種別:公開公報   出願番号:特願平10-156313   出願人:日本電気株式会社, 技術研究組合新情報処理開発機構
  • 特開昭62-286306
  • 特開昭64-001060
全件表示

前のページに戻る