特許
J-GLOBAL ID:201103099188592562
複合電子部品の製造方法
発明者:
,
,
,
,
,
出願人/特許権者:
代理人 (3件):
鷲頭 光宏
, 緒方 和文
, 黒瀬 泰之
公報種別:公開公報
出願番号(国際出願番号):特願2011-097434
公開番号(公開出願番号):特開2011-181512
出願日: 2011年04月25日
公開日(公表日): 2011年09月15日
要約:
【課題】静電容量が小さく且つ放電特性、耐熱性及び耐候性に優れた静電気対策素子とコモンモードフィルタとを組み合わせて構成された小型で高性能な複合電子部品の製造方法を提供する。【解決手段】複合電子部品の製造方法は、第1及び第2の磁性基体11a、11bの間に静電気対策素子層12b及びコモンモードフィルタ層12aを形成する工程を備え、静電気対策素子層12bを形成する工程は、下地絶縁層27を形成する工程と、下地絶縁層27の表面においてギャップを介して相互に対向位置された電極を形成する工程と、少なくとも電極間に静電気吸収層30を形成する工程を含む。静電気吸収層30は、絶縁性無機材料のマトリックス中に導電性無機材料が不連続に分散したコンポジットであって、電極が形成された下地絶縁層の表面に島状に点在した導電性無機材料の層と、導電性無機材料を覆う絶縁性無機材料の層との積層構造である。【選択図】図3
請求項(抜粋):
2つの磁性基体の間に静電気対策素子層及びコモンモードフィルタ層を形成する工程を備え、
前記静電気対策素子層を形成する工程は、
下地絶縁層を形成する工程と、
前記下地絶縁層の表面においてギャップを介して相互に対向位置された電極を形成する工程と、
少なくとも前記電極間に静電気吸収層を形成する工程を含み、
前記静電気吸収層は、絶縁性無機材料のマトリックス中に導電性無機材料が不連続に分散したコンポジットであって、前記電極が形成された前記下地絶縁層の表面に島状に点在した前記導電性無機材料の層と、前記導電性無機材料を覆う前記絶縁性無機材料の層との積層構造であることを特徴とする複合電子部品の製造方法。
IPC (5件):
H01T 4/16
, H01F 27/00
, H01F 41/04
, H01C 7/12
, H01T 4/10
FI (6件):
H01T4/16
, H01F15/00 D
, H01F15/00 Z
, H01F41/04 C
, H01C7/12
, H01T4/10 F
Fターム (14件):
5E034EA08
, 5E034EB03
, 5E034EB04
, 5E034EB07
, 5E034EC05
, 5E062DD04
, 5E062FF01
, 5E070AA05
, 5E070AB02
, 5E070BA11
, 5E070CB02
, 5E070CB13
, 5E070EA01
, 5E070EB04
引用特許:
前のページに戻る