特許
J-GLOBAL ID:201203097395132380

駆動回路、駆動信号出力回路及びインクジェットヘッド

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人光陽国際特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2011-098881
公開番号(公開出願番号):特開2012-231347
出願日: 2011年04月27日
公開日(公表日): 2012年11月22日
要約:
【課題】出力する駆動信号の遅延を小さくし且つ小型化した安価な駆動回路、駆動信号出力回路及びインクジェットヘッドを実現することである。【解決手段】駆動回路30は、負荷を駆動するプッシュ側のMOSFET32及びプル側のMOSFET33と、アノード、カソードがMOSFET32のゲート、ソースに接続されたツェナーダイオード38と、アノード、カソードがMOSFET33のソース、ゲートに接続されたツェナーダイオード39と、昇圧回路31の出力端とMOSFET32のゲートとに接続された抵抗36と、昇圧回路31の出力端とMOSFET33のゲートとに接続された抵抗37と、抵抗36、抵抗37に並列に接続されたスピードアップコンデンサ42,43と、を備える。MOSFET32,33のソースが高圧側、グランドに接続され、MOSFET32,33のドレインが互いに接続される。【選択図】図1
請求項(抜粋):
負荷を駆動するプッシュ側の第1のFET及びプル側の第2のFETと、 アノードが前記第1のFETのゲートに接続され、カソードが前記第1のFETのソースに接続された第1のツェナーダイオードと、 アノードが前記第2のFETのソースに接続され、カソードが前記第2のFETのゲートに接続された第2のツェナーダイオードと、 駆動信号を昇圧する昇圧回路の出力端と前記第1のFETのゲートとに接続された第1の抵抗と、 前記昇圧回路の出力端と前記第2のFETのゲートとに接続された第2の抵抗と、 前記第1の抵抗に並列に接続された第1のスピードアップコンデンサと、 前記第2の抵抗に並列に接続された第2のスピードアップコンデンサと、を備え、 前記第1のFETのソースは、高圧側に接続され、 前記第1のFETのドレインは、前記第2のFETのドレインに接続され、 前記第2のFETのソースは、グランドに接続される駆動回路。
IPC (6件):
H03K 17/687 ,  H03K 17/04 ,  H03K 19/017 ,  H03K 17/08 ,  B41J 2/045 ,  B41J 2/055
FI (5件):
H03K17/687 F ,  H03K17/04 E ,  H03K19/00 101F ,  H03K17/08 C ,  B41J3/04 103A
Fターム (30件):
2C057AF34 ,  2C057AF54 ,  2C057AG45 ,  2C057AR03 ,  2C057BA14 ,  5J055AX02 ,  5J055AX32 ,  5J055BX16 ,  5J055CX00 ,  5J055CX01 ,  5J055DX22 ,  5J055EY01 ,  5J055EY10 ,  5J055EY12 ,  5J055EY13 ,  5J055EZ54 ,  5J055GX01 ,  5J055GX04 ,  5J055GX09 ,  5J056AA05 ,  5J056BB02 ,  5J056BB46 ,  5J056CC29 ,  5J056DD13 ,  5J056DD28 ,  5J056DD51 ,  5J056DD55 ,  5J056DD56 ,  5J056GG09 ,  5J056KK01
引用特許:
審査官引用 (3件)

前のページに戻る