文献
J-GLOBAL ID:201302296285815631   整理番号:13A1648727

32nm ディジタルSOI CMOSの低電力容量性基準バッファを用いた35mW 8b 8.8GS/s SAR ADC

A 35mW 8b 8.8/GSs SAR ADC with Low-Power Capacitive Reference Buffers in 32nm Digital SOI CMOS
著者 (11件):
資料名:
巻: 2013  ページ: 213-214  発行年: 2013年 
JST資料番号: W0767A  ISSN: 2158-5601  資料種別: 会議録 (C)
記事区分: 短報  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路 

前のページに戻る