特許
J-GLOBAL ID:201303007335822512

半導体記憶装置及びその駆動方法

発明者:
出願人/特許権者:
代理人 (1件): 平山 一幸
公報種別:公開公報
出願番号(国際出願番号):特願2012-105558
公開番号(公開出願番号):特開2013-235620
出願日: 2012年05月06日
公開日(公表日): 2013年11月21日
要約:
【課題】遅延時間が短く、低消費電力で動作する半導体記憶装置及びその駆動方法を提供する。【解決手段】半導体記憶装置1は、レジスタ12〜14とコンパレータ16とモード制御部18とを含んで構成される入力制御部3と、入力制御部3に接続される連想メモリブロック2と、を含み、連想メモリブロック2の各ワード4は、入力制御部3のサーチライン1に接続されるkビットの第1段サブワード4aと、入力制御部3のサーチライン2に接続されるn-kビットの第2段サブワード4bと、からなり、kビットの第1段サブワード4aとn-kビットの第2段サブワード4bとは、セグメント化回路5を介して分割されている。さらに、連想メモリブロック2は検索するワードと記憶されているワードの一致を判定する一致回路を含み、一致回路は、ワード毎に非同期又は同期して制御されてもよい。【選択図】図1
請求項(抜粋):
レジスタとコンパレータとモード制御部とを含んで構成される入力制御部と、該入力制御部に接続される連想メモリブロックと、 を含み、 上記連想メモリブロックの各ワードは、上記入力制御部のサーチライン1に接続されるkビットの第1段サブワードと、上記入力制御部のサーチライン2に接続されるn-kビットの第2段サブワードと、からなり、 上記kビットの第1段サブワードと上記n-kビットの第2段サブワードとは、セグメント化回路を介して分割されていることを特徴とする、半導体記憶装置。
IPC (1件):
G11C 15/04
FI (1件):
G11C15/04 631E
引用特許:
出願人引用 (5件)
  • 半導体記憶装置
    公報種別:公開公報   出願番号:特願平5-150856   出願人:川崎製鉄株式会社
  • 特開平2-308499
  • 特開平3-212896
全件表示
審査官引用 (5件)
  • 半導体記憶装置
    公報種別:公開公報   出願番号:特願平5-150856   出願人:川崎製鉄株式会社
  • 特開平2-308499
  • 特開平3-212896
全件表示

前のページに戻る