特許
J-GLOBAL ID:201403006728167878

ゲート駆動回路、インバータ回路、電力変換装置および電気機器

発明者:
出願人/特許権者:
代理人 (3件): 三好 秀和 ,  寺山 啓進 ,  三好 広之
公報種別:公開公報
出願番号(国際出願番号):特願2012-241653
公開番号(公開出願番号):特開2014-093586
出願日: 2012年11月01日
公開日(公表日): 2014年05月19日
要約:
【課題】半導体スイッチング素子をオン状態にする際のスパイク電圧の発生を抑制して、安定した駆動を可能にするゲート駆動回路を提供する。【解決手段】半導体スイッチング素子20のゲート端子にオン電圧およびオフ電圧を印加するゲート駆動回路であって、半導体スイッチング素子をオフさせるための負バイアスをゲート端子に印加する負バイアス印加手段(コンデンサC1、C2)と、半導体スイッチング素子をオンさせる際に、ゲート端子とソース端子とを短絡させるように接続を切り換える短絡切換手段(パワーMOSFETQ1、Q2を備えるスイッチ回路)とを備える。【選択図】図1
請求項(抜粋):
半導体スイッチング素子のゲート端子にオン電圧およびオフ電圧を印加するゲート駆動回路であって、 前記半導体スイッチング素子をオフさせるための負バイアスを前記ゲート端子に印加する負バイアス印加手段と、 前記半導体スイッチング素子をオンさせる際に、前記ゲート端子とソース端子とを短絡させるように接続を切り換える短絡切換手段と を備えることを特徴とするゲート駆動回路。
IPC (2件):
H03K 17/16 ,  H02M 1/08
FI (2件):
H03K17/16 F ,  H02M1/08 A
Fターム (21件):
5H740AA04 ,  5H740BA12 ,  5H740BB05 ,  5H740BC01 ,  5H740BC02 ,  5H740JA01 ,  5H740MM01 ,  5J055AX25 ,  5J055BX16 ,  5J055CX28 ,  5J055DX12 ,  5J055DX60 ,  5J055EX07 ,  5J055EY10 ,  5J055EY12 ,  5J055EY13 ,  5J055FX05 ,  5J055FX13 ,  5J055GX01 ,  5J055GX04 ,  5J055GX06
引用特許:
審査官引用 (1件)

前のページに戻る