特許
J-GLOBAL ID:201403013222712556

暗号処理装置、半導体メモリ及びメモリシステム

発明者:
出願人/特許権者:
代理人 (2件): 吉竹 英俊 ,  有田 貴弘
公報種別:公開公報
出願番号(国際出願番号):特願2013-099902
公開番号(公開出願番号):特開2014-220729
出願日: 2013年05月10日
公開日(公表日): 2014年11月20日
要約:
【課題】暗号処理装置での暗号処理の内容が特定されにくくなる技術を提供する。【解決手段】暗号処理装置1は、暗号処理部群20と使用態様制御部5とを備えている。暗号処理部群20は、それぞれが暗号機能を有する複数の暗号処理部2で構成されている。使用態様制御部5は、暗号処理装置1での複数の暗号処理部2の使用態様を制御する。使用態様制御部5は、複数の暗号処理部2の使用態様を変化させる。【選択図】図1
請求項(抜粋):
暗号処理装置であって、 それぞれが暗号機能を有する複数の暗号処理部から成る暗号処理部群と、 前記暗号処理装置での前記複数の暗号処理部の使用態様を制御する制御部と を備え、 前記制御部は、前記複数の暗号処理部の使用態様を変化させる、暗号処理装置。
IPC (1件):
H04L 9/14
FI (1件):
H04L9/00 641
Fターム (5件):
5J104AA34 ,  5J104JA31 ,  5J104PA01 ,  5J104PA07 ,  5J104PA10
引用特許:
審査官引用 (5件)
全件表示
引用文献:
審査官引用 (2件)
  • APPLIED CRYPTOGRAPHY, 1996, SECOND EDITION, p.357-368, 419, 420
  • HANDBOOK of APPLIED CRYPTOGRAPHY, 1997, p.234, 235

前のページに戻る