特許
J-GLOBAL ID:201403089862969142

積層セラミックキャパシタ及びその実装基板

発明者:
出願人/特許権者:
代理人 (2件): 加藤 公延 ,  福川 晋矢
公報種別:公開公報
出願番号(国際出願番号):特願2013-022080
公開番号(公開出願番号):特開2014-110416
出願日: 2013年02月07日
公開日(公表日): 2014年06月12日
要約:
【課題】本発明は、積層セラミックキャパシタ及びその実装基板に関する。【解決手段】本発明によると、複数の誘電体層が積層されたセラミック本体と、上記誘電体層を挟んで上記セラミック本体の両端面を介して交互に露出するように形成された複数の第1及び第2内部電極を含む容量が形成される活性層と、上記活性層の上部に形成された上部カバー層と、上記活性層の下部に形成され、上記上部カバー層より厚い厚さを有する下部カバー層と、上記セラミック本体の両端面を覆うように形成された第1及び第2外部電極と、を含み、上記セラミック本体の長さ-厚さ方向(L-T)の断面において、上記活性層及び上記上部カバー層の総面積Xに対する上記第1及び第2内部電極が重なる領域の面積Yの比率が0.5〜0.9の範囲を満たす積層セラミックキャパシタが提供される。【選択図】図2
請求項(抜粋):
複数の誘電体層が積層されたセラミック本体と、 前記誘電体層を挟んで前記セラミック本体の両端面を介して交互に露出するように形成された複数の第1及び第2内部電極を含む容量が形成される活性層と、 前記活性層の上部に形成された上部カバー層と、 前記活性層の下部に形成され、前記上部カバー層より厚い厚さを有する下部カバー層と、 前記セラミック本体の両端面を覆うように形成された第1及び第2外部電極と、を含み、 前記セラミック本体の長さ-厚さ方向(L-T)の断面において、前記活性層及び前記上部カバー層の総面積Xに対する前記第1及び第2内部電極が重なる領域の面積Yの比率が0.5〜0.9の範囲を満たす、積層セラミックキャパシタ。
IPC (3件):
H01G 4/12 ,  H01G 4/232 ,  H01G 4/30
FI (5件):
H01G4/12 349 ,  H01G4/12 352 ,  H01G4/30 301A ,  H01G4/30 301E ,  H01G4/30 301D
Fターム (25件):
5E001AB03 ,  5E001AC06 ,  5E001AC10 ,  5E001AD02 ,  5E001AE01 ,  5E001AE02 ,  5E001AE03 ,  5E001AF06 ,  5E001AH01 ,  5E001AJ01 ,  5E001AJ02 ,  5E082AA01 ,  5E082AB03 ,  5E082BC40 ,  5E082CC03 ,  5E082EE04 ,  5E082EE23 ,  5E082EE35 ,  5E082FF05 ,  5E082FG04 ,  5E082FG26 ,  5E082FG46 ,  5E082FG54 ,  5E082GG10 ,  5E082PP09
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る