特許
J-GLOBAL ID:201503003518105436
競合テスト用タイミング調整プログラム、競合テスト用タイミング調整方法および競合テスト用タイミング調整装置
発明者:
,
出願人/特許権者:
代理人 (1件):
酒井 昭徳
公報種別:公開公報
出願番号(国際出願番号):特願2013-157057
公開番号(公開出願番号):特開2015-026337
出願日: 2013年07月29日
公開日(公表日): 2015年02月05日
要約:
【課題】複数のデータの任意の競合点における競合タイミングを最適に調整できること。【解決手段】半導体装置の入力のトランザクションと、イベントとを関連付けたイベントテーブル102と、競合させたい一対のイベントの入力に基づき、イベントテーブル102を参照して、一対のイベントに関連する複数のトランザクションを1組毎に選択し、選択した1組のトランザクションに含まれる一対のイベントの時刻が一致するように、一方のトランザクションの入力タイミングを調整し、入力タイミングが調整された一方のトランザクションに含まれる他のイベントの時刻が、他方のトランザクションに含まれる同一のイベントの時刻と不一致となるかを判断し、判断結果として不一致が得られた1組のトランザクションと、調整した入力タイミングと、を競合させたい一対のイベントに対するタイミング調整結果として出力する競合シナリオ生成部103と、を有する。【選択図】図1
請求項(抜粋):
半導体装置の内部信号を任意のイベントで競合させる競合タイミングを調整する競合テスト用タイミング調整プログラムにおいて、
コンピュータに、
競合させたい一対のイベントの指定により、前記半導体装置の入力のトランザクションと前記イベントとに基づき、前記一対のイベントに関連する複数の前記トランザクションを1組毎に選択させ、
選択した1組の前記トランザクションに含まれる前記一対のイベントの時刻が一致するように、一方のトランザクションの入力タイミングを調整させ、
入力タイミングが調整された一方のトランザクションに含まれる他のイベントの時刻が、他方のトランザクションに含まれる同一のイベントの時刻と不一致となるかを判断させ、
判断結果として不一致が得られた1組のトランザクションと、調整した前記入力タイミングと、を競合させたい一対のイベントに対するタイミング調整結果として出力させる、
処理を実行させることを特徴とする競合テスト用タイミング調整プログラム。
IPC (1件):
FI (1件):
Fターム (3件):
5B048AA01
, 5B048AA20
, 5B048FF03
引用特許:
前のページに戻る