特許
J-GLOBAL ID:201503011155232450

ゲスト仮想マシン内の仮想入出力メモリ管理ユニット

発明者:
出願人/特許権者:
代理人 (3件): 早川 裕司 ,  佐野 良太 ,  村雨 圭介
公報種別:公表公報
出願番号(国際出願番号):特願2015-529940
公開番号(公開出願番号):特表2015-526829
出願日: 2013年08月27日
公開日(公表日): 2015年09月10日
要約:
仮想入出力メモリ管理ユニット(IOMMU)は、入出力(I/O)装置に関連するメモリ要求の周辺にファイアウォールを提供するように構成されている。仮想IOMMUは、ゲストページテーブル、ホストページテーブルおよびゼネラルコントロールレジスタ(すなわちGCR3)テーブルを含むデータ構造を使用する。ゲストページテーブルは、仮想IOMMUの要求速度をサポートするために、ハードウェア内で実行される。GCR3テーブルは、デバイステーブル内に記憶された仮想デバイスIDパラメータを用いて索引付けられている。【選択図】図1
請求項(抜粋):
仮想I/Oメモリ管理ユニット(IOMMU)が、入出力(I/O)装置によるメモリ要求を受信することであって、前記メモリ要求はゲスト仮想アドレスを含む、ことと、 前記仮想IOMMUが、ゲストページテーブルを用いて前記ゲスト仮想アドレスをゲスト物理アドレスに変換することであって、前記ゲストページテーブルはゲストOS(オペレーティングシステム)によって維持されている、ことと、 前記仮想IOMMUが、ホストページテーブルを用いて前記ゲスト物理アドレスをシステム物理アドレスに変換することであって、前記ホストページテーブルはハイパーバイザによって維持されている、ことと、 を含む、方法。
IPC (1件):
G06F 12/10
FI (3件):
G06F12/10 553Z ,  G06F12/10 555 ,  G06F12/10 505B
Fターム (5件):
5B005KK16 ,  5B005MM36 ,  5B005MM51 ,  5B005RR04 ,  5B005SS01
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (3件)

前のページに戻る