特許
J-GLOBAL ID:201503038336208645

ソースフォロア回路

発明者:
出願人/特許権者:
代理人 (2件): 森 哲也 ,  田中 秀▲てつ▼
公報種別:公開公報
出願番号(国際出願番号):特願2013-210339
公開番号(公開出願番号):特開2015-076679
出願日: 2013年10月07日
公開日(公表日): 2015年04月20日
要約:
【課題】定電流を増加させることなく、負荷電流による出力電圧の変動を抑制する。【解決手段】トランジスタNM1のゲートに基準電圧VGを供給し、ソースに電流源C1の一端とトランジスタMP1のドレインとを接続する。トランジスタNM1のドレインと電源電圧VDDとの間に電流検出部12を接続しその出力をトランジスタMP1のゲートに供給する。トランジスタMP1のソースを電源電圧VDDに接続し、ドレインを電流源C1とトランジスタNM1のソースと出力電圧Voutの出力端とに接続する。負荷電流Iloadが増加してトランジスタNM1を流れる電流が増加し、トランジスタMP1のゲート電圧が閾値電圧Vthpを超えると、負荷電流Iloadを補うようにトランジスタMP1に電流IMPが流れ、トランジスタNM1へ流れる電流の増加分ΔIが抑制され、オーバドライブ電圧Vovの増加が抑えられて出力電圧Voutの低下が抑制される。【選択図】 図1
請求項(抜粋):
第一の電流源と第一のMOSトランジスタとを備えたソースフォロワ回路であり、 前記第一のMOSトランジスタに流れる電流値を検出する電流検出部と、 前記電流検出部で検出した電流値に基づいて、ソースフォロア回路の出力に電流を流し込むか、又は、前記出力から電流を引き込む第二の電流源と、 を備えることを特徴とするソースフォロワ回路。
IPC (1件):
H03F 3/50
FI (1件):
H03F3/50
Fターム (9件):
5J500AA01 ,  5J500AA45 ,  5J500AC74 ,  5J500AF06 ,  5J500AF15 ,  5J500AH17 ,  5J500AH25 ,  5J500AK05 ,  5J500AM02
引用特許:
審査官引用 (3件)

前のページに戻る