文献
J-GLOBAL ID:201702221145540683   整理番号:17A1567958

固有コア冗長性を利用した変動を意識した信頼性のあるメニーコアシステムの設計【Powered by NICT】

Variation-Aware Reliable Many-Core System Design by Exploiting Inherent Core Redundancy
著者 (5件):
資料名:
巻: 25  号: 10  ページ: 2803-2816  発行年: 2017年 
JST資料番号: W0516A  ISSN: 1063-8210  CODEN: ITCOB4  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
信頼性問題は,先端技術ノードでデバイスの統合のためのマルチ/メニーコアシステムでより深刻であった。ナノスケール設計におけるロバストな計算を達成するために,多くの回路レベルとアーキテクチャレベル冗長手法が提案されているが,これは大きな固定シリコン面積オーバヘッドと柔軟性の欠如をもたらす。近年,面積効率の良いフォールトトレラント計算を達成するためにN-モジュール冗長性(NMR)サブシステムを実装暗黙にメニーコアシステムの「固有コア冗長性」を利用したいくつかの方法が,メニーコアシステムにおけるソフト誤り率,脆弱性,とタスク意義の異なるレベルに直面しているが,既存の内殻準位冗長法は無効になった。核間の変動と混合負荷のメニーコアシステムにおけるロバストな計算を達成するために,著者らは,変動を意識した内殻準位冗長方式を提案した。二新しいアプローチがこの方式を提示した1)は,これらの変化に影響を受けるシステムのための数学的モデルを用いた冗長性の程度を貯蔵するNMR表を構築し,2)動的に高い信頼性を達成するために意識したマッピングアルゴリズムと各反復タスクを割り当てる適切なコアに修飾マルチコアシミュレータ,狙撃手過渡誤りプロセス変動(TEVR)に基づいて,実験結果は,提案した方式が信頼性を47.92%増加させると通常の内殻準位冗長法と比較して39%のエネルギー節約を達成できることを示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  専用演算制御装置 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る