文献
J-GLOBAL ID:201702222611836435   整理番号:17A1370118

光再構成型ゲートアレイのホログラムメモリ計算のハードウェアアクセラレーション

Hardware acceleration for holographic memories on optically reconfigurable gate arrays
著者 (2件):
資料名:
巻: 117  号: 221(RECONF2017 22-36)  ページ: 31-36  発行年: 2017年09月18日 
JST資料番号: S0532B  ISSN: 0913-5685  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
近年,宇宙機器の組み込みシステムにFPGA(Field Programmable Gate Array)が利用されている。しかし,FPGAのコンフィグレーション回路部は脆弱で放射線耐性の向上が難しい。そのため,我々はより放射線耐性の高いデバイスとして光再構成型ゲートアレイの研究開発を行っている。光再構成型ゲートアレイは既存の集積回路技術に光学技術を導入することで,FPGAと比べ高い放射線耐性を実現している。ただ,ホログラムメモリの計算は重く,計算の高速化が課題であった。今回,光再構成型ゲートアレイの構成要素の1つであるホログラムメモリに記録されている干渉縞の計算をハードウェア化した。本稿ではその結果を報告する。(著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  記憶装置 
引用文献 (7件):
もっと見る
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る