文献
J-GLOBAL ID:201702228011970465   整理番号:17A1391390

VEGa:ハイブリッドFPGA上の高性能車両イーサネットゲートウェイ【Powered by NICT】

VEGa: A High Performance Vehicular Ethernet Gateway on Hybrid FPGA
著者 (7件):
資料名:
巻: 66  号: 10  ページ: 1790-1803  発行年: 2017年 
JST資料番号: C0233A  ISSN: 0018-9340  CODEN: ICTOB4  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
最新の車両は大量分散計算を用い,基礎となる通信方式は,高帯域幅と低遅延を提供するために必要である。コントローラエリアネットワーク(CAN)とFlexRayのような既存の通信プロトコルは,必要な帯域幅を提供し,車内システムのための次世代ネットワークバックボーンとしてのEthernetの採用への道を舗装していない。イーサネットはレガシーネットワーク上の安全通信と共存する,進化する車両システムのためのスケーラブルなプラットフォームを提供した。これは,高帯域幅、低遅延、と分離を同時に扱うことができことを高性能ネットワークゲートウェイを必要とする従来のプロセッサを用いた達成可能ではないことを特徴に基づくゲートウェイ実現。VEGa,再構成可能な布上の専用スイッチング回路を持つプロセッサ上のソフトウェア制御を密接にハイブリッドFPGAを利用した構成可能な車両イーサネットゲートウェイアーキテクチャを提案した。織物を単離し界面ポートと加速ルーティング機構,ソフトウェアからの制御と監視を実施した。さらに,再構成可能性は,スイッチング挙動を可能にするソフトウェア制御下で実行時に変化することが,構成可能なアーキテクチャは高レベルのパラメータ設定を用いた異なる車両アーキテクチャへの容易な適応を可能にした。Xilinx Zynqプラットフォーム上のアーキテクチャを示し,ハードウェアの広範な試験を用いた帯域幅,待ち時間,および分離を評価した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
専用演算制御装置 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る