特許
J-GLOBAL ID:201703016254639151

CMOS積分器

発明者:
出願人/特許権者:
公報種別:特許公報
出願番号(国際出願番号):特願2013-016930
公開番号(公開出願番号):特開2014-150340
特許番号:特許第6179111号
出願日: 2013年01月31日
公開日(公表日): 2014年08月21日
請求項(抜粋):
【請求項1】 二つの入力信号がそれぞれ別の二つのスイッチを経由し、該二つのスイッチの出力端子が共通の抵抗の一端に接続され、前記共通の抵抗の他端はオペアンプの反転入力端子に接 続され、前記オペアンプの非反転入力端子に基準電圧が印加され、前記反転入力端子がコンデンサを経由して該オペアンプの出力端子に接続され、前記二つのスイッチはそれぞれ、集積回路チップ上でNチャンネルMOSとPチャンネルMOSとを並列接続して形成した二つのトランスファゲートで構成されるCMOS積分器であって、 前記二つのトランスファゲートにはそれぞれ、入力端子がハイインピーダンス状態であるダミーのトランスファゲートが隣設され、かつ、前記ダミーのトランスファゲートに印加する信号が前記二つのトランスファゲートに印加する信号の反転信号であり、前記ダミーのトランスファゲートの出力端子は前記二つのスイッチのトランスファゲートの出力端子が接続されている前記共通の抵抗の一端に接続されたことを特徴とするCMOS積分器。
IPC (1件):
H03K 4/06 ( 200 6.01)
FI (1件):
H03K 4/06 924
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る