文献
J-GLOBAL ID:201802213769906178   整理番号:18A0859198

先進BiCMOSとCMOSにおける高分解能GS/Sサンプラーの解析と比較【JST・京大機械翻訳】

Analysis and Comparison of High-Resolution GS/s Samplers in Advanced BiCMOS and CMOS
著者 (3件):
資料名:
巻: 65  号:ページ: 532-536  発行年: 2018年 
JST資料番号: W0347A  ISSN: 1549-7747  CODEN: ITCSFK  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ディジタル変換器(ADC)(10+ビット)への高速で高分解能のアナログは,現代の無線通信システムとミリ波無線の不可欠な構成要素である。それらの性能は,しばしばフロントエンドサンプラーからの雑音と歪によって制限され,その設計は挑戦的である。現代のADC設計は,その魅力的なディジタルおよび集積能力のために,スケールCMOS技術に大きく移行したが,これらのプロセスは,高い製造コストの課題に直面し,広範なディジタル較正によりbolsteされなければならないアナログ性能を低下させる。一方,BiCMOSプロセスは,それらが混合信号世界の最良を提供することができるように,進歩し,十分にスケーリングされている。本論文では,理論的およびシミュレーションにより,CMOSにおける高速,低歪,およびGS/s ADCに対するBiCMOSに対するサンプリング器の設計について検討した。5GS/sの等価サンプリング周波数と10GHzまでの入力周波数範囲をもつ二つの完全微分サンプラーを,それぞれ90nm BiCMOSと28nm CMOSプロセスで設計し,それらの歪性能を解析し,シミュレーションし,比較した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (4件):
分類
JSTが定めた文献の分類名称とコードです
論理回路  ,  半導体集積回路  ,  撮像・録画装置  ,  信号理論 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る