文献
J-GLOBAL ID:201802245519748831
整理番号:18A1890961
Network Processorを用いた高精度遅延計測装置の開発
High precision latency measurement by using Network Processor
-
出版者サイト
{{ this.onShowPLink() }}
複写サービスで全文入手
{{ this.onShowCLink("http://jdream3.com/copy/?sid=JGLOBAL&noSystem=1&documentNoArray=18A1890961©=1") }}
-
高度な検索・分析はJDreamⅢで
{{ this.onShowJLink("http://jdream3.com/lp/jglobal/index.html?docNo=18A1890961&from=J-GLOBAL&jstjournalNo=U0451A") }}
著者 (4件):
,
,
,
資料名:
巻:
2018
号:
IOT-43
ページ:
Vol.2018-IOT-43,No.9,1-6 (WEB ONLY)
発行年:
2018年09月20日
JST資料番号:
U0451A
資料種別:
会議録 (C)
記事区分:
原著論文
発行国:
日本 (JPN)
言語:
日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
SDN/NFV環境の品質確保のためには,低コストかつ高精度な遅延測定環境が必要であるが,専用測定器は高価であり,ソフトウェア測定器は精度が得られないといった問題がある。これらの問題を解決するため,Network Processing Unit(NPU)を搭載したSmartNICを用いて,サブマイクロ秒の高精度な転送遅延計測装置を開発した。本稿では,その実現方法・実装について示すとともに,本装置を用いて測定した遅延の測定結果について報告する。(著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
,
,
,
,
,
,
,
準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
,
,
,
,
,
,
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
計算機網
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです
,
,
前のページに戻る