文献
J-GLOBAL ID:201802262786641539   整理番号:18A1130451

FPGAプラットフォームのための高性能,資源効率,再構成可能な並列パイプライン化FFTプロセッサ【JST・京大機械翻訳】

A high-performance, resource-efficient, reconfigurable parallel-pipelined FFT processor for FPGA platforms
著者 (4件):
資料名:
巻: 60  ページ: 96-106  発行年: 2018年 
JST資料番号: H0781A  ISSN: 0141-9331  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高速Fourier変換(FFT)アルゴリズムはディジタル信号処理システム(DSP)に広く使われている。したがって,リアルタイム信号処理の処理と精度要求に適合する高性能で資源効率の高いFFTプロセッサの開発が非常に望ましい。著者らは,ラジオ-2-デシメーション-イン-周波数(R2DIF)アルゴリズムに基づいて,フィールドプログラマブルゲートアレイ(FPGA)装置のためのFFTプロセッサを提案した。連続二重入力と二重出力ストリーム(CoDIDOS)を有する基数-2のための適切に修正された並列二重経路遅延整流器(DDC)アーキテクチャを,FFT計算におけるスループットを増加して,待ち時間を減少するために提案した。提案された設計のチップ面積は,複雑なtwル因子乗算器のメモリフットプリントを減少させることにより低減される。非圧延座標回転ディジタル計算機(CORDIC)と正準符号化ディジタルベース二値表現(CSDBE)の組合せに基づく乗算方式を用いて,記憶ブロックを必要とせずに複雑なtwル因子を多重化した。アーキテクチャにおける定数の乗算を最適化するために,CSDBE技術を提案した。提案したFFTプロセッサを知的財産(IP)コアとして実装し,Xilinx Virtex-7FPGA上でテストした。実験結果は,提案した設計が,既存の設計上のFPGAデバイスに関する計算の速度,待ち時間,スループット,精度,および資源利用を改善することを確認した。Copyright 2018 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  専用演算制御装置 

前のページに戻る