文献
J-GLOBAL ID:201802280664805420   整理番号:18A2029191

高線形動的VTCを用いた2.3mW,950MHz,8ビット完全時間ベースのサブランジングADC【JST・京大機械翻訳】

A 2.3-MW, 950-MHz, 8-Bit Fully-Time-Based Subranging ADC Using Highly-Linear Dynamic VTC
著者 (1件):
資料名:
巻: 2018  号: VLSI Circuits  ページ: 95-96  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
新しい完全時間ベースのサブ測距アナログ-ディジタル変換器(ADC)を提案した。2つの時間ベースのADC(TB ADC)は粗いおよび微細なADCの両方に使用され,低電力運転をもたらす。サンプリング周波数を高めるためにパイプラインを用いた。粗いADCに対する広い入力範囲を確保するために,高線形電圧-時間変換器(HL VTC)も提案した。さらに,動的層を持つ内挿時間-ディジタル変換器(TDC)は低電力動作を可能にする。65nm CMOS技術で作製した8ビット試験チップは,950MS/sで2.3mWの電力消費を有した。性能指数は16.0fJ/変換段階であった。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る