文献
J-GLOBAL ID:201802282468174071   整理番号:18A0185768

復号化垂直-水平共通部分表現除去アルゴリズムCSDに基づく計算効率の良い再構成可能な定数乗算アーキテクチャ【Powered by NICT】

A Computationally Efficient Reconfigurable Constant Multiplication Architecture Based on CSD Decoded Vertical-Horizontal Common Sub-Expression Elimination Algorithm
著者 (3件):
資料名:
巻: 65  号:ページ: 130-140  発行年: 2018年 
JST資料番号: C0226B  ISSN: 1549-8328  CODEN: ITCSCH  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,再構成可能な複数の定数乗算ブロック,正準符号付き数字(CSD)をベースにした垂直と水平の共通部分式除去(VHCSE)アルゴリズムに従って機能するための計算上効率的なハードウェアアーキテクチャを紹介した。提案したアーキテクチャでは,垂直方向の4ビット共通部分式(CS)と水平方向に4-8CSと共にCSD復号化係数は全加算器セルと加算器深さの必要数を減少させる。この技術は二元VHCSE(VHBCSE)アルゴリズムよりも面積消費を低減係数乗算器加算器の数を59%に役立つ。この技術は各係数乗算器ブロックで使用される加算器ブロックの平均スイッチング動作を26.1%,25.6%,および21.3%で,2-および-b二元CS除去(BCSE)とVHBCSEアルゴリズムのそれと比較してであった。フィルタの異なる次数のために,提案されたものはVHBCSEと混合整数計画法アルゴリズムと比較して平均面積電力製品(APP)の57.5%と61.9%の改善を示した。10年から100年までタップの範囲の異なる規定された有限インパルス応答(FIR)フィルタと812,および16bの係数の実験結果は,平均ゲート数の,それぞれ,42.8%,53.6%,および37%の改善と以前の正準ダブルベース数表現法のそれより51.8%,43.5%,および36.7%少ない伝搬遅延を示した。さらに,スループットで割ったAPPの計量における,提案した技術は,定数乗算器を設計するための忠実に丸く切られ複数の定数乗算/蓄積技術のそれより平均して63.7%の改善を示し,効率的な再構成可能FIRフィルタを実現するためのその適合性を実証した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  ディジタルフィルタ 

前のページに戻る