特許
J-GLOBAL ID:201803000509615050

演算装置及び仮想開発環境装置

発明者:
出願人/特許権者:
代理人 (1件): ポレール特許業務法人
公報種別:公開公報
出願番号(国際出願番号):特願2016-222119
公開番号(公開出願番号):特開2018-081400
出願日: 2016年11月15日
公開日(公表日): 2018年05月24日
要約:
【課題】所望の故障注入を含む所望の制御を、テストプログラムから、所望のタイミングで、仮想デバイスモデルへ与えることが可能な演算装置及び仮想開発環境装置を提供する。【解決手段】仮想開発環境装置VM1は、ソフトウェア検証環境(システムテストプログラムSTP1,システム制御アプリケーションSCA1,デバイス制御IF(API)DCI1)と仮想モデル環境(デバイス制御SW DCS1,仮想デバイスモデルVDM1)とインターフェース部IFP1とを含む。インターフェース部は、システムテストプログラムから仮想デバイスモデルを制御するための指示を中継する役割を果たし、システムテストプログラムは、仮想デバイスモデルに対し、意図的な故障注入や意図的な応答の遅延など、所望の制御を行う。【選択図】図1
請求項(抜粋):
演算装置は、 テストプログラムと、 仮想デバイスモデルと、 前記テストプログラムと前記仮想デバイスモデルとを対応付けるための、インターフェース部と、を備え、 前記テストプログラムから、前記インターフェース部を介して、前記仮想デバイスモデルへ所望の制御を与える。
IPC (1件):
G06F 11/36
FI (1件):
G06F11/36 196
Fターム (4件):
5B042GA22 ,  5B042GB08 ,  5B042HH07 ,  5B042HH49
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る