特許
J-GLOBAL ID:201803017143978856

アレイ基板及びその製造方法とディスプレイ装置

発明者:
出願人/特許権者:
代理人 (3件): 村山 靖彦 ,  渡邊 隆 ,  実広 信哉
公報種別:特許公報
出願番号(国際出願番号):特願2016-537081
特許番号:特許第6294488号
出願日: 2013年11月28日
請求項(抜粋):
【請求項1】 ベース基板と、 前記ベース基板に設けられたデータラインおよび走査ラインと、 を備え、 前記データラインと前記走査ラインとで複数の画素領域を囲み、前記画素領域内に、薄膜トランジスタ、共通電極および共通電極ラインを備え、前記薄膜トランジスタは、ゲート電極と、ソース電極と、ドレイン電極と、活性層とを含み、前記ゲート電極が前記活性層の上方に設けられ、前記ソース電極と前記ドレイン電極が前記活性層の対向する両側にそれぞれ設けられるアレイ基板であって、 前記データラインと前記共通電極ラインは同一層内で前記ベース基板上に設けられ、且つ前記活性層の下方に配置され、前記データラインと前記共通電極ラインは間隔をあけて形成され、前記共通電極上に接続領域が設けられ、前記接続領域は正投影方向において少なくとも一部が共通電極ラインと重なり、前記共通電極と共通電極ラインは接続領域および共通電極ライン間の第1ビアホールを介して電気的に接続されることを特徴とするアレイ基板。
IPC (3件):
H01L 29/786 ( 200 6.01) ,  G02F 1/1368 ( 200 6.01) ,  H01L 21/336 ( 200 6.01)
FI (5件):
H01L 29/78 612 C ,  G02F 1/136 ,  H01L 29/78 618 B ,  H01L 29/78 619 B ,  H01L 29/78 616 A
引用特許:
審査官引用 (3件)

前のページに戻る