文献
J-GLOBAL ID:201902232605243582   整理番号:19A0516287

紙kno偽造防止のためのUHF RFIDタグのエネルギー効率の良いECCプロセッサ【JST・京大機械翻訳】

An Energy-Efficient ECC Processor of UHF RFID Tag for Banknote Anti-Counterfeiting
著者 (6件):
資料名:
巻:ページ: 3044-3054  発行年: 2017年 
JST資料番号: W2422A  ISSN: 2169-3536  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,バンノット認証と反偽造に使用可能な受動超高周波(UHF)無線周波数同定(RFID)タグに適したエネルギー効率163-b楕円曲線暗号(ECC)プロセッサの設計と解析を示した。部分公開鍵暗号機能は,あまりに多くの電力を消費すると考えられており,受動UHF RFIDシステムにおいて使用できるにはあまりにも遅すぎると考えられている。最適化レジスタファイル管理による低電力設計戦略とLo’pez-Dahabアルゴリズムに基づくアーキテクチャを利用して,改良ECC-DH認証プロトコルで使用される低電力ECCプロセッサを設計した。ECC-DH認証プロトコルは,ISO/IEC 18000-63(「Gen2」)受動UHF RFIDプロトコルと互換性がある。ECCプロセッサは12145ゲート等価を必要とする。ECCプロセッサは,0.13μm標準CMOSプロセスで実装したとき,960kHzの周波数で5.04nJ/bを消費した。タグアイデンティティ認証機能は,すべてのスカラー乗算演算を完成するために30600サイクルを必要とする。ECCプロセッサのこのサイズ,速度,および電力は,受動UHF RFIDタグの中で実用化することを実用化し,最大1500のバンノット認証を達成する。それは,最速のバンノット計数機における使用に十分である。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
パターン認識 

前のページに戻る