特許
J-GLOBAL ID:201903002639016353
演算処理装置および演算処理装置の制御方法
発明者:
,
出願人/特許権者:
代理人 (2件):
大菅 義之
, ▲徳▼永 民雄
公報種別:公開公報
出願番号(国際出願番号):特願2018-092827
公開番号(公開出願番号):特開2019-200450
出願日: 2018年05月14日
公開日(公表日): 2019年11月21日
要約:
【課題】仮想アドレスと該仮想アドレスを変換した結果を記憶するキャッシュが必要とする資源を抑制すること。【解決手段】物理メモリの少なくとも一部の領域を仮想メモリとして割り当てられた仮想マシンを実行する演算処理装置であって、前記仮想マシン上で実行されるプロセスからのメモリアクセス命令および前記メモリアクセス命令のアクセス先の仮想アドレスを出力する命令制御部と、前記仮想アドレスを前記仮想メモリの実アドレスに変換し、前記実アドレスを前記物理メモリの物理アドレスに変換する変換部と、前記メモリアクセス命令と前記実アドレスの権限属性から権限違反の有無をチェックする権限チェック部と、を備える。前記権限チェック部が権限違反有りと判定したとき、前記変換部は、前記仮想アドレスを前記実アドレスに変換するとともに、前記仮想アドレスおよび前記実アドレスをログ領域に記録する。【選択図】図3
請求項(抜粋):
物理メモリの少なくとも一部の領域を仮想メモリとして割り当てられた仮想マシンを実行する演算処理装置であって、
前記仮想マシン上で実行されるプロセスからのメモリアクセス命令および前記メモリアクセス命令のアクセス先の仮想アドレスを出力する命令制御部と、
前記仮想アドレスを前記仮想メモリの実アドレスに変換し、前記実アドレスを前記物理メモリの物理アドレスに変換する変換部と、
前記メモリアクセス命令と前記実アドレスの権限属性から権限違反の有無をチェックする権限チェック部と、
を備え、
前記権限チェック部が権限違反有りと判定したとき、前記変換部は、前記仮想アドレスを前記実アドレスに変換するとともに、前記仮想アドレスおよび前記実アドレスをログ領域に記録する演算処理装置。
IPC (3件):
G06F 12/14
, G06F 12/103
, G06F 11/34
FI (3件):
G06F12/14 510A
, G06F12/1036 100
, G06F11/34 176
Fターム (16件):
5B017AA01
, 5B017BA01
, 5B017BB02
, 5B017CA01
, 5B042GA15
, 5B042GA22
, 5B042GA25
, 5B042GA33
, 5B042JJ46
, 5B042KK14
, 5B042MC03
, 5B042MC40
, 5B205MM36
, 5B205MM51
, 5B205VV11
, 5B205VV24
引用特許:
前のページに戻る