特許
J-GLOBAL ID:201903012495358080

ボルテージレギュレータ

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2018-054154
公開番号(公開出願番号):特開2019-168766
出願日: 2018年03月22日
公開日(公表日): 2019年10月03日
要約:
【課題】高耐圧でありながら低コストで検出機能の特性ばらつきが小さいボルテージレギュレータを提供する。【解決手段】ボルテージレギュレータ100は、帰還電圧Vfbと基準電圧Vref1が入力される誤差増幅器16と、誤差増幅器16の出力電圧が入力され、第一の出力電圧V1で出力トランジスタ10のゲートを制御する増幅回路17と、増幅回路17の出力する第二の出力電圧V2に基づきボルテージレギュレータ100の非レギュレーション状態を検出する非レギュレーション検出回路18と、を備える。前記増幅回路17は、ゲートに前記誤差増幅器16の出力電圧が入力される第一のトランジスタ21と、第一のトランジスタ21のドレインに接続された第二のトランジスタ22を備え、第二のトランジスタ22のゲート・ソース間電圧に基づく第二の電圧V2を出力する。【選択図】図1
請求項(抜粋):
出力トランジスタが出力する出力電圧に基いた帰還電圧を出力する帰還回路と、 前記帰還電圧と基準電圧が入力される誤差増幅器と、 前記誤差増幅器の出力電圧が入力され、第一の出力電圧で前記出力トランジスタのゲートを制御する増幅回路と、 前記増幅回路の出力する第二の出力電圧に基づきボルテージレギュレータの非レギュレーション状態を検出する非レギュレーション検出回路と、を備え、 前記増幅回路は、ゲートに前記誤差増幅器の出力電圧が入力される第一のトランジスタと、前記第一のトランジスタのドレインに接続された第二のトランジスタを備え、前記第二のトランジスタのゲート・ソース間電圧に基づく前記第二の出力電圧を出力する ことを特徴とするボルテージレギュレータ。
IPC (1件):
G05F 1/56
FI (2件):
G05F1/56 310C ,  G05F1/56 310F
Fターム (8件):
5H430BB01 ,  5H430BB09 ,  5H430BB11 ,  5H430EE06 ,  5H430FF04 ,  5H430FF13 ,  5H430GG08 ,  5H430HH03
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る