文献
J-GLOBAL ID:202002230493564117   整理番号:20A0436940

オープンソースFPGA最適化アウトオブオーダRISC-Vソフトプロセッサ【JST・京大機械翻訳】

An Open Source FPGA-Optimized Out-of-Order RISC-V Soft Processor
著者 (11件):
資料名:
巻: 2019  号: ICFPT  ページ: 63-71  発行年: 2019年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
フィールドプログラマブルゲートアレイ(FPGA)における高性能ソフトプロセッサは,最近の大規模FPGAシステムが,ネットワークソフトウェアスタックのような多くの複雑な作業負荷を実行するためにソフトプロセッサに依存しているので,ますます重要になっている。OoOハードプロセッサ研究から証明されたように,アウトオーダ(OoO)スーパースカラーアプローチはそのようなケースにおける性能を改善するための良い候補である。しかしながら,最近の研究は,従来のOoOプロセッサ構成要素がFPGAによく適合しないことを明らかにし,従って,FPGA特性のためのそのようなコンポーネントを注意深く設計することが重要である。そこで,FPGA用に最適化した新しいオープンソースOoO RISC-Vソフトプロセッサを提案した。このRSDは,投機的スケジューリング,OoOメモリ命令実行および非あいまい化,メモリ依存予測子,および非ブロッキングキャッシュのような多くの攻撃的なOoO実行特徴をサポートする。一方,RSDはそのような攻撃的特徴をサポートするが,FPGA特性も活用する。したがって,それは既存のOoOソフトプロセッサによって消費されるより少ないFPGA資源を消費する。それはそのような攻撃的な特徴をうまくサポートしない。最初に,RSDマイクロアーキテクチャ設計の最終結果を紹介し,次にいくつかの新しい最適化技術を記述した。RSDは,最先端のオープンソースOoOプロセッサと比較して,60%少ないレジスタと64%少ないルックアップテーブル(LUT)を使用しながら,2.5倍高いDhryststone MIPSを達成した。Copyright 2020 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般  ,  半導体集積回路 

前のページに戻る