特許
J-GLOBAL ID:202003005353327602

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人高橋・林アンドパートナーズ
公報種別:特許公報
出願番号(国際出願番号):特願2016-202428
公開番号(公開出願番号):特開2018-063386
特許番号:特許第6775376号
出願日: 2016年10月14日
公開日(公表日): 2018年04月19日
請求項(抜粋):
【請求項1】 基材と 前記基材の一平面に配置された複数の画素を含む表示領域と、前記表示領域に隣接して配置されてた駆動回路領域と、前記基材の端部に配置された端子領域と、前記表示領域及び前記駆動回路領域、並びに前記駆動回路領域と前記端子領域との間に設けられた複数の配線と、を有し、 前記表示領域は、 前記基材に設けられた第1絶縁層と、前記第1絶縁層の上層に配置された第2絶縁層と、 前記第2絶縁層上に設けられ一方向に伸長する第1配線と、 前記第2絶縁層上に設けられた第3絶縁層と、 前記第3絶縁層上に設けられた第4絶縁層と、 前記第1配線と交差する方向に伸長する第2配線と、 前記第1絶縁層と前記第2絶縁層との間に設けられた半導体層と、前記半導体層と少なくとも一部が重なり前記第2絶縁層と前記第3絶縁層との間に設けられたゲート電極と、を含むトランジスタと、を含み、 前記トランジスタのソース領域とドレイン領域はソース配線とドレイン配線とそれぞれ接続し、 前記ソース配線と前記ドレイン配線は前記第3絶縁層上に位置し、 前記第2配線は前記表示領域において、 前記第3絶縁層上に設けられた第1導電層と、 前記第4絶縁層上に設けられた第2導電層と、を含み、 前記第1導電層と前記第2導電層とは、前記第4絶縁層を貫通する第1コンタクトホールによって電気的に接続される第1接続部と、前記第1接続部から離れた位置で前記第4絶縁層を貫通する第2コンタクトホールによって電気的に接続される第2接続部と、によって電気的に接続され、 前記第1導電層と前記ソース配線と前記ドレイン配線は同層に配置されている、ことを特徴とする表示装置。
IPC (7件):
G09F 9/30 ( 200 6.01) ,  G02F 1/1345 ( 200 6.01) ,  G02F 1/1368 ( 200 6.01) ,  H05B 33/06 ( 200 6.01) ,  H01L 51/50 ( 200 6.01) ,  H05B 33/22 ( 200 6.01) ,  H05B 33/02 ( 200 6.01)
FI (9件):
G09F 9/30 338 ,  G02F 1/134 ,  G02F 1/136 ,  H05B 33/06 ,  H05B 33/14 A ,  H05B 33/22 Z ,  H05B 33/02 ,  G09F 9/30 308 Z ,  G09F 9/30 365
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る