文献
J-GLOBAL ID:202102257818736009   整理番号:21A0894632

アナログシミュレータに関するPMUベースの短絡容量推定と実験的検証【JST・京大機械翻訳】

PMU Based Short Circuit Capacity Estimation and Experimental Verification on an Analog Simulator
著者 (6件):
資料名:
巻: 2020  号: SGES  ページ: 522-526  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,通常の負荷変動中の電圧と電流のPMU(位相測定ユニット)測定(シンクロフェーザ)を用いた短絡回路容量の推定法を提案した。提案方法において,ネットワークインピーダンスを有する直列の電圧源から成るThevenin等価回路を,高い再溶質PMUデータの時系列から推定した。ロバスト最適化法を適用して,種々の測定ノイズ,システム条件の小規模変化,および他のシステム不確実性の下でさえより良い推定結果を実現した。最初に,提案した推定法の精度を,様々な負荷変動を有する簡単な電力システムで行ったシミュレーション研究により検証した。次に,提案方法を,アナログシミュレータの電力システムをシミュレーションすることによって得られた実際のMicro-PMU測定を用いて検証する。提案方法による推定結果は,アナログシミュレータの短絡回路実験で得られたものと良く一致した。Copyright 2021 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 

前のページに戻る