特許
J-GLOBAL ID:202103001903180037

データ処理装置、およびデータ処理方法

発明者:
出願人/特許権者:
代理人 (2件): 西川 孝 ,  稲本 義雄
公報種別:特許公報
出願番号(国際出願番号):特願2017-521795
特許番号:特許第6807030号
出願日: 2016年05月19日
請求項(抜粋):
【請求項1】 送信側において送信対象のデータがLDPC符号化され、その結果得られたLDPC符号が所定の変調方式に対応した複素平面上のシンボルにマッピングされ、マッピングされた前記シンボルを表すデータ列が所定のビットグループ単位でビットインターリーブされ、前記所定の変調方式に従って伝送されたビットインターリーブ済みの前記データ列を処理対象とするデータ処理装置において、 送信側から伝送されたビットインターリーブ済みの前記データ列に相当する、処理対象とする第1のデータ列に対して、前記送信側における前記マッピングに対応するデマッピング処理をパラレルに実行することにより第2のデータ列を得るパラレルデマッピング処理部と、 前記第2のデータ列に対して、前記送信側における前記ビットインターリーブに対応するビットインターリーブ逆処理をパラレルに実行することにより第3のデータ列を得るビットインターリーブ逆処理部と、 前記ビットグループ単位でパラレル入力される前記第3のデータ列をデコードするLDPCデコード部と、 前記LDPCデコード部の出力に対して、前記送信側における前記ビットインターリーブと同じビットインターリーブ処理をパラレルに実行することにより第4のデータ列を得るビットインターリーブ処理部と を備え、 前記パラレルデマッピング処理部は、前記第4のデータ列も処理対象として、前記送信側における前記マッピングに対応するデマッピング処理をパラレルに実行することにより第2のデータ列を得る データ処理装置。
IPC (6件):
H03M 13/19 ( 200 6.01) ,  H03M 13/27 ( 200 6.01) ,  H04L 1/00 ( 200 6.01) ,  H04J 99/00 ( 200 9.01) ,  H04L 27/38 ( 200 6.01) ,  H04L 27/22 ( 200 6.01)
FI (7件):
H03M 13/19 ,  H03M 13/27 ,  H04L 1/00 B ,  H04L 1/00 F ,  H04J 99/00 100 ,  H04L 27/38 ,  H04L 27/22 Z
引用特許:
審査官引用 (1件)
引用文献:
審査官引用 (1件)
  • Channel Capacity Distribution of Layer-Division-Multiplexing System for Next Generation Digital Broa

前のページに戻る