特許
J-GLOBAL ID:202103009373133190

位置エンコーダ

発明者:
出願人/特許権者:
代理人 (2件): 小林 博通 ,  富岡 潔
公報種別:特許公報
出願番号(国際出願番号):特願2017-564060
特許番号:特許第6847056号
出願日: 2016年06月08日
請求項(抜粋):
【請求項1】 位置エンコーダ(11)であって、 可動部材(13、45)と、 少なくとも第1のセンサー(19a、19c、19d)および第2のセンサー(19b、19e、19f)と、 を備え、 可動部材(13、45)は、第1のセンサー(19a、19c、19d)および第2のセンサー(19b、19e、19f)に対して移動可能であり、 第1のセンサー(19a、19c、19d)は、可動部材(13、45)の現在の位置の第1の成分を捕捉し、第1の成分に対応する第1の信号(21)を出力するように適合され、 第2のセンサー(19b、19e、19f)は、第1の成分と補足的な、現在の位置の第2の成分を捕捉し、第2の成分に対応する第2の信号(23)を出力するように適合され、 位置エンコーダ(11)は、複数の所定のルックアップ値(29、49)を保持する少なくとも第1のメモリーユニット(27a)をさらに備えており、 各所定のルックアップ値(29、49)は、少なくとも第1の信号(21)および第2の信号(23)のそれぞれの組に対応する位置の値を表し、かつ、それぞれの組の信号(21、23)を連結することにより形成される個々のメモリーアドレスに関連し、第1のメモリーユニット(27a)が、それぞれ第1のセンサー(19a、19c、19d)および第2のセンサー(19b、19e、19f)によって出力される少なくとも第1の信号(21)および第2の信号(23)を連結することにより形成されるメモリーアドレスを受け取り、対応して受け取ったメモリーアドレスに関連する所定のルックアップ値(29、49)を出力するように構成され、 位置エンコーダ(11)は、少なくとも第3のセンサー(19g)および第4のセンサー(19g)をさらに備えており、 可動部材(13、45)は、第1のセンサー(19c、19d)、第2のセンサー(19e、19f)、第3のセンサー(19g)および第4のセンサー(19g)に対して移動可能であり、 第1のセンサー(19c、19d)は、可動部材(13、45)の現在の絶対位置の第1の成分を捕捉し、現在の絶対位置の第1の成分に対応する第1の絶対信号(21)を出力するように適合され、 第2のセンサー(19e、19f)は、現在の絶対位置の第1の成分と補足的な、現在の絶対位置の第2の成分を捕捉し、現在の絶対位置の第2の成分に対応する第2の絶対信号(23)を出力するように適合され、 第3のセンサー(19g)は、可動部材の現在の増分位置の第1の成分を捕捉し、現在の増分可動位置の第1の成分に対応する第1の増分信号(51)を出力するように適合され、 第4のセンサー(19g)は、現在の増分位置の第1の成分と補足的な、現在の増分位置の第2の成分を捕捉し、現在の増分位置の第2の成分に対応する第2の増分信号(53)を出力するように適合され、 第1のメモリーユニット(27a)は、 それぞれ第1のセンサー(19c、19d)および第2のセンサー(19e、19f)によって出力される第1の絶対信号(21)および第2の絶対信号(23)を連結すること、および、 それぞれ第3のセンサー(19g)および第4のセンサー(19g)によって出力される第1の増分信号(51)および第2の増分信号(53)を連結すること、 の少なくとも一方により形成されるメモリーアドレスを受け取るように構成され、 位置エンコーダ(11)は、複数の所定のルックアップ値(57)を保持する少なくとも第2のメモリーユニット(27c)をさらに備えており、 各所定のルックアップ値(57)は、第1のメモリーユニット(27a、27b)によって出力される所定のルックアップ値(49、55)および第1のメモリーユニット(27a、27b)によって受け取られるメモリーアドレスを形成しない第1の信号(21、51)および第2の信号(23、53)のそれぞれの3つ組みに対応する位置の値を表し、 各所定のルックアップ値(57)はさらに、それぞれの3つ組みの所定のルックアップ値(49、55)および第1の信号(21、51)および第2の信号(23、53)を連結することにより形成される個々のメモリーアドレスに関連し、 第2のメモリーユニット(27c)は、第1のメモリーユニット(27a、27b)によって出力される所定のルックアップ値(49、55)および第1のメモリーユニット(27a、27b)によって受け取られるメモリーアドレスを形成しない第1の信号(21、51)および第2の信号(23、53)を連結することにより形成されるメモリーアドレスを受け取り、対応して受け取ったメモリーアドレスに関連する所定のルックアップ値(57)を出力するように構成される、位置エンコーダ(11)。
IPC (1件):
G01D 5/244 ( 200 6.01)
FI (1件):
G01D 5/244 H
引用特許:
審査官引用 (9件)
全件表示

前のページに戻る