文献
J-GLOBAL ID:202202222160226439   整理番号:22A1101566

FPGAでベンチマークされた軽量認証暗号ASCONにおける誤り検出のためのハードウェア構築【JST・京大機械翻訳】

Hardware Constructions for Error Detection in Lightweight Authenticated Cipher ASCON Benchmarked on FPGA
著者 (3件):
資料名:
巻: 69  号:ページ: 2276-2280  発行年: 2022年 
JST資料番号: W0347A  ISSN: 1549-7747  CODEN: ITCSFK  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
軽量暗号は,深く埋め込まれたシステム,RFIDタグ,センサネットワーク,およびナノThingのインターネットのような資源制約付き組込みシステムの確保において,重要な役割を果たす。ASCONは,国立標準技術研究所(NIST)の軽量暗号標準化競争が,4月2021年の最終ラウンドに進んでいる最終リストの1つである。ハードウェアとソフトウェア実装における関連データ(AEAD)とハッシュ機能を有する認証暗号化を提供するように設計した。ASCONの軽量設計は320ビット置換を利用して,564ビットレジスタ単語にビットスライスし,128ビットレベルセキュリティを提供した。ASCONの安全なハードウェア実装のための誤差検出機構を初めて提案した。ASCONのLUTと論理ベース実装の両方に対して,署名,インタリーブ署名,およびサイクリック冗長性チェックアプローチを提案する。提案した誤差検出スキームを2つのFPGAファミリー(Spartan-7とKintex-7)でベンチマークし,許容できる領域,電力,遅延オーバヘッドを達成した。また,提案した機構は,640,000の注入故障に対して実行したシミュレーションにより,高い誤差範囲(99.99%)を示した。したがって,これらのアプローチは,それぞれのASCONアーキテクチャをより信頼性が高いものにすることを目的とする。Copyright 2022 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般  ,  符号理論  ,  パターン認識 

前のページに戻る