文献
J-GLOBAL ID:202202286566798996   整理番号:22A0807043

OpenCL設計を用いたFIRフィルタの実時間FPGA実装【JST・京大機械翻訳】

Real-Time FPGA Implementation of FIR Filter Using OpenCL Design
著者 (3件):
資料名:
巻: 94  号:ページ: 117-129  発行年: 2022年 
JST資料番号: W2025A  ISSN: 1939-8018  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: ドイツ (DEU)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,入力信号を直接ストリーミングすることにより設計したフィールドプログラマブルゲートアレイ(FPGA)とオープンコンピューティング言語(OpenCL)を用いた実時間有限インパルス応答(FIR)フィルタの実現を提案した。開発時間を短縮するために,その高生産性のためにOpenCLを選択した。また,それは,HDLコード,プラットフォーム特異的ツール,およびそれらのライブラリを書き込むことからユーザを避けるためのコードの高レベル抽象化も有している。さらに,それは特に高性能コンピューティングで採用される並列プログラミングのためのCベースのプログラミング言語である。しかし,FPGAのためのOpenCLは,FPGA I/Oピンに対して直接読取/書き込み信号へのアクセスを与えない。本研究では,FPGAは外部アナログディジタル変換器(ADC)とディジタルツーアナログ(DAC)にアクセスし,フィルタリングのためのアナログ信号を読み書き込む必要がある。FPGA I/OピンへのアクセスにおけるOpenCL標準の限界を解決するため,Avalon-Streamingインタフェイスを参照して新しいOpenCLコンポーネントの開発を通してOpenCLフレームワークにおける新しい設計を導入した。OpenCLカーネルを用いて,これらの成分は,信号フィルタリングのために直接FPGAを介してADCからDACチップへのリアルタイム信号ストリーミングを可能にする。実験は,FPGAがフィルタリングを実行するためにOpenCLカーネルを使用することを証明した。さらに,同じOpenCLカーネルは,FPGAをリプログラミングすることなく,高域フィルタ,低域フィルタ,帯域通過フィルタ,帯域阻止フィルタを含む各種フィルタ実装に使用できる。Copyright The Author(s), under exclusive licence to Springer Science+Business Media, LLC, part of Springer Nature 2021 Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る