特許
J-GLOBAL ID:202203012367466223

メモリシステムおよび制御方法

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人スズエ国際特許事務所
公報種別:特許公報
出願番号(国際出願番号):特願2018-097907
公開番号(公開出願番号):特開2019-205030
特許番号:特許第7048411号
出願日: 2018年05月22日
公開日(公表日): 2019年11月28日
請求項(抜粋):
【請求項1】 ホストに接続可能なメモリシステムであって、 複数のブロックを含む不揮発性メモリと、 前記不揮発性メモリに電気的に接続されたコントローラであって、データが書き込まれるべき前記不揮発性メモリの第1のブロック内の第1の物理記憶位置を示す第1の物理アドレスを指定するライト要求を前記ホストから受信した場合、複数の鍵から第1の暗号鍵を選択し、前記第1の暗号鍵と前記第1の物理アドレスとを使用して前記データを暗号化し、前記暗号化されたデータを前記第1のブロック内の前記第1の物理記憶位置に書き込み、 前記第1の物理アドレスを指定するリード要求を前記ホストから受信した場合、前記暗号化されたデータを前記第1のブロックから読み出し、前記第1の暗号鍵と前記第1の物理アドレスとを使用して、前記読み出された暗号化されたデータを復号し、 前記暗号化されたデータを前記第1のブロックから前記不揮発性メモリの第2のブロック内の第2の物理記憶位置にコピーする場合、前記第1の暗号鍵と前記第1の物理アドレスとを使用して、前記暗号化されたデータを復号し、前記複数の暗号鍵から第2の暗号鍵を選択し、前記第2の暗号鍵と、前記第2のブロック内の前記第2の物理記憶位置を示すコピー先物理アドレスとを使用して、前記復号されたデータを再暗号化し、前記再暗号化されたデータを前記第2のブロック内の前記第2の物理記憶位置に書き込むように構成されたコントローラとを具備するメモリシステム。
IPC (2件):
H04L 9/08 ( 200 6.01) ,  H04L 9/14 ( 200 6.01)
FI (3件):
H04L 9/08 A ,  H04L 9/08 E ,  H04L 9/14
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る