Rchr
J-GLOBAL ID:200901065350998333   Update date: Sep. 19, 2024

Nakashima Yasuhiko

ナカシマ ヤスヒコ | Nakashima Yasuhiko
Affiliation and department:
Homepage URL  (1): http://arch.naist.jp
Research field  (3): Economic statistics ,  Information networks ,  Computer systems
Research keywords  (93): 環太平洋 ,  FDI ,  国際資本移動 ,  東北アジア ,  直接投資 ,  北東アジア ,  マクロ資本ストック ,  ハードウェア設計 ,  命令写像 ,  演算器ネットワーク ,  粗粒度再構成 ,  アクセラレータ ,  異種命令混在実行 ,  区間再利用 ,  ERELA ,  TACHYON ,  VPP ,  OROCHI ,  LAPP ,  EMAX ,  フィルムコンピュータ ,  プロセッサアーキテクチャ ,  コンピュータアーキテクチャ ,  大規模FPGA ,  実LSI試作環境 ,  商用プロセッサ ,  高速並列シミュレータ ,  自己修復 ,  コヒーレントキャッシュ ,  メニィコア ,  メニィアクセラレータ ,  演算器アレイ ,  エミュレーション ,  動的命令変換 ,  3値CAM ,  自動メモ化 ,  曖昧再利用 ,  多重再利用 ,  ベクトル ,  VLIW ,  高信頼低電力プロセッサ ,  グリーンIT ,  計算機アーキテクチャ ,  3次元画像処理 ,  SPARC ,  分散共有メモリ ,  実時間可視化 ,  数値シミュレーション ,  投機処理 ,  メモリ・アーキテクチャ ,  事前実行 ,  値再利用 ,  値予測 ,  触診シミュレーション ,  JAVA ,  スーパーコンピュータ ,  触診 ,  値予想 ,  専用通信ハードウェア ,  グラフィックスハードウェア ,  光接続 ,  メモリ管理 ,  動的負荷分散 ,  Wakeup ,  実時間シミュレーション ,  Select ,  光LAN ,  体感型シミュレーション ,  バイトコード ,  ネットワーク・コンピューティング ,  ネットワーク・コンピュータ ,  マイグレーション ,  医用VR ,  Dualflow ,  剥離シミュレーション ,  可視化・可触化 ,  シミュレーションステアリング ,  グラフィクスハードウェア ,  京都大学 ,  可視化 ,  ボリュームレンダリング ,  計算機クラスタ ,  実時間処理 ,  負荷分散 ,  並列処理 ,  半導体超微細化 ,  FPGA ,  ディペンダブル・コンピューティング ,  ハイパフォーマンス・コンピューティング ,  半導体微細化 ,  自己安定回路 ,  データベース ,  製造ばらつき
Research theme for competitive and other funds  (19):
  • 2022 - 2026 Revolution of Programmability in Non-von Neumann Platforms by Employing Tandem CGRA + Stochastic Computing
  • 2022 - 2025 高信頼化に向けたメムキャパシタ脳型コンピュータ設計基盤
  • 2022 - 2024 Ultra-small sparse matrix serial computation mechanism with memory transpose
  • 2019 - 2022 単一アナログデバイスと局所的学習則を用いるリアルニューロモーフィックシステム
  • 2017 - 2021 Near-memory efficient computing platform leading edge-computing
Show all
Papers (287):
  • Dinh Nhat Nguyen, Van Duy Tran, Hoai Luan Pham, Vu Trung Duong Le, Duc Khai Lam, Thi Hong Tran, Yasuhiko Nakashima. HyperNTT: A Fast and Accurate NTT/INTT Accelerator with Multi-Level Pipelining and an Improved K2-RED Module. 2024 International Technical Conference on Circuits/Systems, Computers, and Communications (ITC-CSCC). 2024. 1-6
  • Pham Hoai Luan, Hai Hau Nguyen, Vu Trung Duong Le, Thi Diem Tran, Tuan Hai Vu, Thi Hong Tran, Yasuhiko Nakashima. MRCA: Multi-grained Reconfigurable Cryptographic Accelerator for Diverse Security Requirements. 2024 IEEE Symposium in Low-Power and High-Speed Chips (COOL CHIPS). 2024. 1-6
  • Hoai Luan Pham, Vu Trung Duong Le, Van Duy Tran, Tuan Hai Vu, Yasuhiko Nakashima. LiCryptor: High-Speed and Compact Multi-Grained Reconfigurable Accelerator for Lightweight Cryptography. IEEE Transactions on Circuits and Systems I: Regular Papers. 2024. 1-14
  • Yuma Ishisaki, Reon Oshio, Takumi Kuwahara, Michihiro Shintani, Eisuke Tokumitsu, Tokiyoshi Matsuda, Hidenori Kawanishi, Yasuhiko Nakashima, Mutsumi Kimura. Analog Memcapacitor by Ferroelectric Capacitor and Its Application to Spiking Neuromorphic System. IEEE Transactions on Electron Devices. 2024. 1-5
  • Sang Duong Thi, Hoai Luan Pham, Vu Trung Duong Le, Ren Imamura, Thi Hong Tran, Yasuhiko Nakashima. Small-Footprint Reconfigurable Heterogeneous Cryptographic Accelerator for Fog Computing. 2023 RIVF International Conference on Computing and Communication Technologies (RIVF). 2023. 124-129
more...
MISC (495):
Patents (87):
  • 処理要素、その制御方法および制御プログラム、並びに処理装置
  • 処理要素、その制御方法および制御プログラム、並びに処理装置
  • 処理要素、その制御方法および制御プログラム、並びに処理装置
  • データ処理装置
  • PCT:データ処理装置(高効率アクセラレータ構成方法)
more...
Books (12):
  • IoT・AIを利活用したヘルスモニタリング 第9節 エッジコンピューティング計算基盤の研究開発
    2020
  • IoT・AIを利活用したヘルスモニタリング 第9節 エッジコンピューティング計算基盤の研究開発
    2020
  • OHM大学テキスト コンピュータアーキテクチャ
    オーム社 2012 ISBN:427421253X
  • OHM大学テキスト コンピュータアーキテクチャ
    オーム社 2012
  • コンピュータアーキテクチャ
    オーム社 2012
more...
Lectures and oral presentations  (1,025):
  • Exploring Versatility of Primary Visual Cortex Inspired Feature Extraction Hardware Model through Various Network Architectures
    (IEEE International Conference on Computing, Electronics & Communications Engineering)
  • An Accurate and Compact Hyperbolic Tangent and Sigmoid Computation Based Stochastic Logic
    (IEEE International Midwest Symposium on Circuits & Systems)
  • Exploring Versatility of Primary Visual Cortex Inspired Feature Extraction Hardware Model through Various Network Architectures
    (IEEE International Conference on Computing, Electronics & Communications Engineering)
  • An Accurate and Compact Hyperbolic Tangent and Sigmoid Computation Based Stochastic Logic
    (IEEE International Midwest Symposium on Circuits & Systems)
  • Exploring Versatility of Primary Visual Cortex Inspired Feature Extraction Hardware Model through Various Network Architectures
    (IEEE International Conference on Computing, Electronics & Communications Engineering)
more...
Works (12):
  • 2017-ARM+CGRA In Memory Accelator eXtension (IMAX2/ARMv8)(w/o RTL)
    http://arch.naist.jp/proj-arm64.tgz
  • 2014-ARM+CGRA Energy aware Multimode Accelerator eXtension (EMAX4/ARMv7)
    http://arch.naist.jp/proj-arm32.tgz
  • 2012-x86+CGRA Energy aware Multimode Accelerator eXtension (EMAX2/X86)
    http, arch.naist.j, roj-emax.tgz
  • 2012-ARM(8bit)+EMUL Emulator oriented Minimum INstruction set processor (EMIN/ARMv7)
    http://arch.naist.jp/proj-emin.tgz
  • 2010-SPARC+CGRA Super Array Pipelined Processor (SAPP/SPARCv9)
    http://arch.naist.jp/proj-sap.tgz
more...
Education (2):
  • 1986 - 1988 Kyoto University Graduate School of Engineering
  • 1982 - 1986 Kyoto University Faculty of Engineering
Professional career (1):
  • 工学博士
Work history (6):
  • 2006/04 - 現在 Nara Institute of Science and Technology Graduate School of Information Science
  • 2012 - Nara Institute of Science and Technology Graduate School of Information Science
  • 2002/11 - 2006/03 科学技術振興機構さきがけ 研究者
  • 1999/08 - 2006/03 京都大学 大学院・経済学研究科 助教授
  • 1999/03 - 1999/07 京都大学総合情報メディアセンター
Show all
Committee career (10):
  • 電子情報通信学会CPSY専門委員
  • ものづくりコンピューティングシステム研究会運営委員
  • 次世代スーパーコンピュータを活用した人材養成に係る連携推進協議会
  • 次世代スーパーコンピュータを活用した人材養成に係る四大学懇談会
  • SACSISプログラム委員
Show all
Awards (96):
  • 2021/08/17 - IEEE International Conference on Computing, Electronics & Communications Engineering 2021 Best Student Paper Award Exploring Versatility of Primary Visual Cortex Inspired Feature Extraction Hardware Model through Various Network Architectures
  • 2021/07 - xSIG 2021: The 5th. cross-disciplinary Workshop on Computing Systems, Infrastructures, and Programming xSIG2021 Outstanding Research Award 自動メモ化プロセッサにおける動的利得判定に基づいた適用対象限定手法
  • 2021/04/16 - IEEE Symp. on Low power and high-speed chips Featured Poster Award Evaluation of Narrow Bit-Width Variation for Training Neural Networks
  • 2020/11/27 - Outstanding Paper Award Bayes without Bayesian Learning for Resisting Adversarial Attacks 【 CANDAR'20】
  • 2020/11/27 - Outstanding Paper Award Bayes without Bayesian Learning for Resisting Adversarial Attacks 【 CANDAR'20】
Show all
Association Membership(s) (4):
ACM ,  IEEE ,  THE INSTITUTE OF ELECTRONICS, INFORMATION AND COMMUNICATION ENGINEERS. ,  INFORMATION PROCESSING SOCIETY OF JAPAN
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in researchmap. For details, see here.

Return to Previous Page