Rchr
J-GLOBAL ID:200901011136767828   Update date: Feb. 10, 2023

Usami Kimiyoshi

ウサミ キミヨシ | Usami Kimiyoshi
Affiliation and department:
Research field  (1): Computer systems
Research theme for competitive and other funds  (7):
  • 2018 - 2021 Stacking methods with chip bridges for a building block computing system
  • 2017 - 2020 Non-Volatile Memory Computing
  • 2013 - 2018 A Study on Building-Block Computing Systems using Inductive Coupling Interconnect
  • 2012 - 2016 ナノトランジスタ構造デバイスの設計基盤開発
  • 2006 - 2012 革新的電源制御による次世代超低電力高性能システムLSIの研究
Show all
Papers (211):
  • 笈川 智秋, 宇佐美公良. リーク電流を利用したPUFの回路構造の提案とシミュレーション評価. VLD2021. 2021. 9
  • Y. Ono, K. Usami. Energy Efficient Approximate Storing of Image Data for MTJ Based Non-Volatile Flip-Flops and MRAM. IEICE Transactions on Electronics. 2021. E104-C. 7
  • 小野義基, 宇佐美公良. ディープラーニングモデルのMRAM格納時におけるApproximate Computingを用いたエネルギー削減手法. VLD2020. 2021. 67
  • Y. Ono, K. Usami. Energy Efficient Approximate Storing to MRAM for Deep Neural Network Tasks in Edge Computing. The 23rd Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2021). 2021
  • Aika Kamei, Takuya Kojima, Hideharu Amano, Daiki Yokoyama, Hisato Miyauchi, Kimiyoshi Usami, Keizo Hiraga, Kenta Suzuki, Kazuhiro Bessho. Energy saving in a multi-context coarse grained reconfigurable array with non-volatile flip-flops. Proceedings - 2021 IEEE 14th International Symposium on Embedded Multicore/Many-Core Systems-on-Chip, MCSoC 2021. 2021. 273-280
more...
MISC (58):
more...
Books (5):
  • FPGA時代に学ぶ集積回路のしくみ
    コロナ社 2019 ISBN:9784339009248
  • CMOS VLSI DESIGN: A Circuits and Systems Perspective Fourth Edition
    2014 ISBN:9784621087213
  • CMOS VLSI DESIGN: A Circuits and Systems Perspective Fourth Edition
    2014 ISBN:9784621087213
  • Leakage in Nanometer CMOS Technologies
    Springer 2006
  • 低消費電力,高速LSI技術
    リアライズ理工センター 1998 ISBN:4898080049
Lectures and oral presentations  (13):
  • 3次元積層チップの温度解析と温度制御技術
    (情報処理学会第20回情報科学技術フォーラム(FIT2021) 2021)
  • 誘導結合TCI(Thru-Chip Interface)を用いたビルディングブロック型システムのSOTBプロセスによる実装
    (ICD2015-105 2016)
  • A Perpetuum Mobile 32bit CPU with 13.4pJ/cycle, 0.14μA Sleep Current using Reverse-Body-Bias Assisted 65nm SOTB CMOS Technology
    (ICD2014-31 2014)
  • ゲーティング技術の最新動向
    (電子情報通信学会 VLD研究会, VLD2011-4, 信学技報 2011)
  • LSIの低消費電力化技術「ゲーティング技術の最新動向」
    (電子情報通信学会 総合大会, 講演論文集 チュートリアル AT-1-1 2011)
more...
Professional career (2):
  • 博士(工学) (早稲田大学)
  • 工学修士 (早稲田大学)
Work history (4):
  • 2005/04 - 現在 Shibaura Institute of Technology
  • 2003/04 - 2005/03 Shibaura Institute of Technology
  • 1984/04 - 2003/03 (株)東芝
  • 1993 - 1995 米国 スタンフォード大学(客員研究員)
Committee career (4):
  • 2011 - 2012 電子情報通信学会 VLSI設計技術研究会(VLD) 委員長
  • 2010 - 2011 電子情報通信学会 VLSI設計技術研究会(VLD) 副委員長
  • 2003 - 2009 電子情報通信学会 VLSI設計技術研究会(VLD) 専門委員
  • 2001 - 2003 電子情報通信学会 VLSI設計技術研究会(VLD) 幹事
Awards (2):
  • 2020/03 - 電子情報通信学会 フェロー
  • 2014/11 - International Symposium on System-on-Chip 2014 Best Paper Award
Association Membership(s) (3):
IEEE ,  電子情報通信学会 ,  ACM
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in researchmap. For details, see here.

Return to Previous Page