Rchr
J-GLOBAL ID:200901087449770370
Update date: Sep. 09, 2024
Toshinori Sato
サトウ トシノリ | Toshinori Sato
Affiliation and department:
Homepage URL (2):
http://www.cis.fukuoka-u.ac.jp/~tsato/
,
https://uarch.wordpress.com/
Research field (2):
Computer systems
, Computer systems
Research keywords (5):
Microprocessor
, VLSI Design Methodology
, Dependable Computing
, Low-power Architectue
, Computer Architecture
Research theme for competitive and other funds (20):
- 2020 - 2024 スケーラブルな物理セキュリティを可能にする近似計算の設計基盤と理論の構築
- 2014 - 2017 階層構造とアクセス方式を同時に改善するメモリシステムの研究
- 2017 - 近似計算の利用による性能を犠牲にしない省電力な処理方式とその開発を支援する技術
- 2011 - 2014 先端記憶デバイスを利用する記憶階層の再構築に関する研究
- 2007 - 2013 統合的高信頼化設計のためのモデル化と検出・訂正・回復技術
- 2006 - 2011 ソフトウェアとハードウェアの協調による組込みシステムの消費エネルギー最適化
- 2008 - 2010 ソフトエラー・ばらつき・経年劣化を考慮可能なプロセッサアーキテクチャの構築
- 2008 - 2009 価値と信用を搭載するディペンダブルなLSIの設計手法の研究
- 2007 - 2007 性能と省電力に配慮する高信頼性マルチコアプロセッサに関する研究
- 2006 - 2006 社会基盤を構築するためのシステムLSI設計手法の研究
- 2004 - 2006 ユビキタス情報端末向け組込みプロセッサにおけるエネルギー利用効率改善に関する研究
- 2001 - 2005 履歴に基き再構成するマイクロプロセッサの研究
- 2003 - 2004 SoC&SiPのためのハイパーネットワーキング技術に関する研究
- 2003 - 2004 局所的にはクロックに同期し大域的にはクロックを用いないプロセッサに関する研究
- 2003 - 2003 ユビキタス携帯情報端末応用における組み込みマイクロプロセッサに関する研究
- 2001 - 2003 高命令レベル並列処理技術を用いるマイクロプロセッサの実現方式に関する研究
- 2001 - 2001 マイクロプロセッサにおける故障耐性に関する研究
- 2001 - 2001 高性能プロセッサアーキテクチャの低消費電力技術への応用に関する研究
- 2000 - 2001 マイクロプロセッサにおける高命令レベル並列処理のための投機実行方式に関する研究
- 2000 - 2000 プログラムの動的最適化に基づくプロセッサ高性能化に関する研究
Show all
Papers (155):
-
Taiki Nagatomo, Toshinori Sato. Cost-effective Alternatives for Squarer in Pan-Tompkins Algorithm. Proceedings of the 2024 6th International Electronics Communication Conference. 2024. 31-36
-
Hiroyuki Hama, Toshinori Sato, Tomoaki Ukezono. Unveiling the Significance of Sign Calculation Impact on JPEG Applications. 2024 International Technical Conference on Circuits/Systems, Computers, and Communications (ITC-CSCC). 2024. 1-6
-
Yui Koyanagi, Tomoaki Ukezono, Toshinori Sato. A Light-weight and Tamper-resistant AES Implementation by FPGAs. 2024 IEEE International Symposium on Circuits and Systems (ISCAS). 2024. 2003. 1-5
-
Taiki Nagatomo, Toshinori Sato. Improving Energy Efficiency in Medical Edge Devices for ECG Feature Detection via Approximate Computing. 2023 IEEE 5th Eurasia Conference on IOT, Communication and Engineering (ECICE). 2023
-
Toshinori Sato, Hiroyuki Hama, Tomoaki Ukezono. Comparative Evaluation between Carry Prediction and Sign Error Correction in Approximate Addition. 2023 20th International SoC Design Conference (ISOCC). 2023
more...
MISC (16):
Patents (20):
-
キャッシュメモリ
-
キャッシュメモリ、及びキャッシュメモリの電力削減方法
-
電力制御装置
-
Instruction scheduling system of a processor
-
マイクロプロセッサ及びそのロードアドレス予想方法
more...
Books (9):
-
センサフュージョン技術の開発と応用事例
技術情報協会 2019
-
VLSI Design and Test for Systems Dependability
Springer 2018 ISBN:9784431565925
-
コンピュータアーキテクチャ 定量的アプローチ 第5版
翔泳社 2014 ISBN:9784798126234
-
知識ベース, 6群5編 コンピュータアーキテクチャ(II)先進的
電子情報通信学会 2010
-
知識ベース, 6群5編1章 命令レベル並列コンピュータ
電子情報通信学会 2010
more...
Lectures and oral presentations (192):
-
C-Packアルゴリズムを拡張した主記憶データの非可逆圧縮手法
(情報処理学会 第81回全国大会 2019)
-
カラー画像を対象とした近似加算器を用いた画像先鋭化ハードウェアの評価
(情報処理学会 第81回全国大会 2019)
-
手書き数字認識ニューラルネットワークにおける近似乗算器の評価
(情報処理学会 第81回全国大会 2019)
-
Redis向けYCSBベンチマーク実行時のFPCによる消費電力削減
(第17回情報科学技術フォーラム 2018)
-
A Carry-Predicting Full Adder for Accuracy-Scalable Computing
(21st Workshop on Synthesis And System Integration of Mixed Information technologies 2018)
more...
Education (2):
- 1989 - 1991 Kyoto University Graduate School, Division of Engineering 電子工学専攻
- 1985 - 1989 Kyoto University
Professional career (1):
Work history (3):
- 2006/01/01 - 2008/03/31 九州大学・システムLSI研究センター・教授
- 1999/10/01 - 2005/12/31 九州工業大学・情報工学部・助教授
- 1991/04/01 - 1999/09/30 株式会社東芝
Awards (8):
- 2020/05/18 - ICCCS 2020 Best Presentation Award
- 2008/04/24 - LSI IPデザイン・アワード運営委員会 第10回LSI IPデザイン・アワード・MeP賞 計算負荷の変動に瞬時適応可能なマルチパフォーマンスプロセッサ
- 2007/10/17 - 7th International Conferenceon Computer and Information Technology Excellent Paper Awards
- 2007/05/23 - 先進的計算基盤システムシンポジウム 最優秀論文賞 カナリア・フリップフロップを利用する省電力マイクロプロセッサの評価
- 2003/07/25 - 情報処理学会 平成15年度山下記念研究賞 0/1の局所性を利用したデータ値予測機構のハードウエア量削減
- 2000/05/19 - 情報処理学会 平成11年度論文賞 2ホップアドレス名前替えを用いたロード命令の投機的実行
- 2000/05 - 日経BP社 第2回IPアワード・開発奨励賞 計算機クラスタによるメモリ共有型計算機のためのメモリ/ネットワークインター フェース・ライブラリ
- 1999/05/27 - International Symposium on High Performance Computing Distinguished Paper Award
Show all
Association Membership(s) (4):
電子情報通信学会
, 情報処理学会
, ACM
, IEEE
Return to Previous Page