Art
J-GLOBAL ID:200902003969362989   Reference number:86A0312872

Optimal layout for VLSI.

VLSIの最適レイアウト
Author (2):
Material:
Volume: 25  Issue:Page: 229-235  Publication year: Mar. 1986 
JST Material Number: F0131A  ISSN: 0453-4662  CODEN: KESEA  Document type: Article
Article type: 解説  Country of issue: Japan (JPN)  Language: JAPANESE (JA)
Thesaurus term:
Thesaurus term/Semi thesaurus term
Keywords indexed to the article.
All keywords is available on JDreamIII(charged).
On J-GLOBAL, this item will be available after more than half a year after the record posted. In addtion, medical articles require to login to MyJ-GLOBAL.
,...
   To see more with JDream III (charged).   {{ this.onShowAbsJLink("http://jdream3.com/lp/jglobal/index.html?docNo=86A0312872&from=J-GLOBAL&jstjournalNo=F0131A") }}
JST classification (1):
JST classification
Category name(code) classified by JST.
Semiconductor integrated circuit 
Reference (50):
  • 1) 電子通信学会編: LSI ハンドブック, オーム社 (1984)
  • 2) 渡辺編著: 超 LSI 設計, 企画センター (1983)
  • 3) 可児, 川西, 船津共著: 超 LSICAD の基礎, オーム社 (1983)
  • 4) 山田編: VLSI コンピュータの CAD, 産業図書 (1983)
  • 5) 渡辺, 浅田, 可児, 大附: VLSI の設計 I, 岩波講座マイクロエレクトロニクス 3, 岩波書店 (1984)
more...
Terms in the title (2):
Terms in the title
Keywords automatically extracted from the title.

Return to Previous Page